社区
硬件设计
帖子详情
如何用VHDL语言设计DAC0832芯片??
palerider
2007-03-28 08:32:44
请问高手们如何用VHDL语言设计0832芯片啊?或者有什么建议可以告诉我吗?到哪里找那程序啊?
...全文
871
14
打赏
收藏
如何用VHDL语言设计DAC0832芯片??
请问高手们如何用VHDL语言设计0832芯片啊?或者有什么建议可以告诉我吗?到哪里找那程序啊?
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
14 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
shipingjing
2007-05-14
打赏
举报
回复
我听人说可以用PWM转DA的方案啊。可以用CPLD做PWM输出,再在外面使用一个积分电路形成DA啊!但是参考电压就不晓得是怎么处理的。建议你去找一下PWM转DA 示例http://www.dzsc.com/data/html/2006-7-10/9780.html
linuxhaha
2007-04-18
打赏
举报
回复
需要数模混合芯片设计,Verilog-A是模拟HDL,同时需要VHDL。
你可以用Synopsys来设计做版图。
zys0001
2007-04-11
打赏
举报
回复
没办法,建议楼主先把CPLD/FPGA的结构看明白了再问
palerider
2007-04-06
打赏
举报
回复
在Max+PLUS II环境下怎么实现??
palerider
2007-04-05
打赏
举报
回复
如果这样说,那0809芯片也不能用VHDL来描述??
ningxin
2007-04-04
打赏
举报
回复
楼主很执著啊。
palerider
2007-04-04
打赏
举报
回复
我题目的意思是0832芯片的VHDL描述和仿真,没人知道吗?
bigbat
2007-04-03
打赏
举报
回复
你是有病还是装疯。VHDL只能说明逻辑结构。不能实现模拟功能。VHDL的说明需要综合才能成逻辑!好好学在发贴!
palerider
2007-04-02
打赏
举报
回复
1楼什么意思??
lbing7
2007-03-30
打赏
举报
回复
现在没到做毕业设计的时候...
哈哈哈...
McuPlayer
2007-03-30
打赏
举报
回复
楼上甚么意思啊
ningxin
2007-03-30
打赏
举报
回复
DAC0832是一个模数转换器啊,请问如何综合实现?
ningxin
2007-03-28
打赏
举报
回复
只能建议你4月1号再发这个贴,现在发早了点。
VHDL
编写的DA转换
TLC5602为一DA
芯片
,本代码使用FPGA进行DA转换
基于CPLD多波形函数信号发生器的
设计
-本科毕业
设计
毕业
设计
(论文)内容简介: DDS即Direct Digital Synthesizer直接数字频率合成,是一种新型的频率合成技术,具有频率转换速度快,频率分辨率高,并在频率转换时可保持相位的连续,因而易于实现多种调制功能。DDS是全数字化技术,其幅度、相位、频率均可实现程控,并可通过更换波形数据灵活实现任意波形。基于CPLD和DDS技术的函数发生器可以实现信号波形的多样化,而且方便可靠,简单经济,系统易于扩展,同时可大大提高输出信号的带宽。 本文是基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的多波形函数信号发生器的基本原理,以Altera公司CPLD
芯片
EMP7128SLC84-15为本系统
设计
的核心器件,采用
VHDL
语言
对其编程,来实现数字函数信号输出的功能,然后通过
DAC0832
进行D/A转换输出模拟函数信号波形,可以产生正弦波,方波,三角波,锯齿波四种信号波形, 输出频率0HZ到15.625KHZ可调,并给出了基于CPLD的各模块
设计
方法及其
VHDL
源程序,以及最终的硬件实现与测试结果。 由于以上
设计
频率调节不是很方便,所以本人又做了该
设计
的升级版本,使输出波形频率值带有数码显示,输出频率编程采用模拟量输入,调节可调电阻即可改变带有数显波形输出频率。因为EPM7128SLC-84
芯片
的逻辑资源有限,要达到上述升级要求很困难,所以将主控
芯片
改为采用ALTEAR公司的FPGA,FLEX6000系列中的EPF6016ATC144-3
芯片
,它内部的逻辑资源大约是EPM7128SLC-84的10倍,采用两个A/D转换器ADC0809,将两路模拟量转换为15位二进制数字量,作为频率编程输入,再用两个四位共阴极数码管做为频率显示输出。 资料包括:硬件99SE
设计
的原理图及PCB工程文件+ 毕设论文原稿
基于Simulink的FPGA代码自动生成技术
课程主要讲解基于simulink的hdl coder模块组的使用方法,学会使用hdl coder搭建算法模型,校验模型并能自动生成可以下载到FPGA运行的Verilog或
VHDL
代码,学会testbench文件的自动生成和modelsim模型的验证。对于初学者,能掌握基于simulink的FPGA代码自动生成技术,会加速初学者开发复杂的FPGA算法的本领。
数字系统实验--第七-八周任务硬件
语言
描述训练1(认识
DAC0832
和平台、波形发生器
VHDL
)
数字系统实验--第七-八周任务硬件
语言
描述训练1任务书0.简介1.认识
DAC0832
和平台2.波形发生器
VHDL
3.提交硬件
语言
描述训练1报告一、D级任务(70%)看层次化原理图查找FPGA管脚号并记录1、任务目标2、任务准备二、 C级任务(80%)
DAC0832
电路测量验证1、任务目标2、任务过程三、 A级任务(100%)
VHDL
编写波形发生器并仿真验证以下为上面不清晰图的放大: 所有工程链接:https://pan.baidu.com/s/1VjcqBHq798VYZqg9oBxjog 提取码:nqr
基于QuartusII9.1的ADC和DAC控制仿真
设计
在
设计
程序的过程中,由于ADC0832和
DAC0832
工作时序的特殊性,要以有限状态机的形式
设计
程序,在自己分析
设计
状态转换的过程中,将状态转换的程序
设计
和时序电路的状态转换联系了起来。而编程的过程中,由于对硬件
语言
的理解不到位,用高级
语言
的思维去理解时导致了一些问题,在解决问题的过程中加深了对程序
设计
底层实现的理解。从速度方面看,ADC0832工作频率为250KHZ,而
DAC0832
的转换时间约为1us,即
DAC0832
的转换速度远快与
DAC0832
,因此可使用250KHZ的时钟源作为两者共同的时钟源。
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章