社区
硬件设计
帖子详情
25MHz的时钟源如何得到4路200MHz的时钟信号
weixin_35954059
2016-08-24 03:00:21
25MHz的时钟源如何得到4路200MHz的时钟信号
...全文
1430
6
打赏
收藏
25MHz的时钟源如何得到4路200MHz的时钟信号
25MHz的时钟源如何得到4路200MHz的时钟信号
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
6 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
archun77
2016-11-08
打赏
举报
回复
可以用可编程的锁相环芯片,比如IDT的IDT5V49EE系列,有I2C接口,通过I2C编程,编完程数据可以保存,下次上电直接可用。
habc9870
2016-10-23
打赏
举报
回复
专用时钟芯片即可
木由三三
2016-08-31
打赏
举报
回复
采用时钟驱动器或者FPGA芯片,要根据具体的性能指标选择。输入源信号特性是什么,输出四路使用信号指标多少,来选择。
shinerise
2016-08-31
打赏
举报
回复
必须倍频上去。得用PLL了估计得。
falloutmx
2016-08-26
打赏
举报
回复
找几个时钟芯片
fly 100%
2016-08-25
打赏
举报
回复
找个pll 用fpga应该可以
高速
信号
常见问题分析(一)——一个
25
MHZ
时钟
信号
的单调性问题测试分析
本文结合实际测试中遇到的
时钟
信号
回沟问题介绍了高速
信号
的概念,进一步阐述了高速
信号
与高频
信号
的区别,分析了
25
MHZ
时钟
信号
沿上的回沟等细节的测试准确度问题,并给出了高速
信号
测试时合理选择示波器的一些建议。 【关键词】 高速
信号
示波器
时钟
回沟 带宽 采样率 一、问题的提出下图1为一个
25
MHZ
时钟
信号
的测试结果截图:
如何实现
时钟
信号
分频?
在进行数字电
路
实验时,经常需要对
时钟
信号
进行分频,以实现输出不同频率的
时钟
信号
。 以下题为例:要求将50
MHz
的
时钟
信号
进行分频,产生1
MHz
的
时钟
信号
。其Verilog描述如下: 首先,精确理解一下50
MHz
的
时钟
频率究竟是什么概念? 50
MHz
的
时钟
信号
,其周期为1/50M秒,1秒有50M个方波
信号
。 端口列表非常简单,只有一个输入的
时钟
信号
和一个输出的
时钟
信号
。 50
MHZ
÷1HZ=500000
基于Vivado上用Verilog和vivado上的IP核中的锁相实现PLL锁相环进行倍频、分频。其中给定
时钟
是50
MHz
,输出四个
时钟
信号
分别是:
200
MHz
、100
MHz
、50
MHz
、
25
MHz
。
解决PLL进行倍频、分频!
第4课【STM32的
时钟
】
时钟
时钟
源
内外部
时钟
高低速
时钟
目录基本知识框架课堂笔记
时钟
什么是
时钟
?
时钟
有什么作用
时钟
源
HSE 外部高速
时钟
HSI 内部高速
时钟
LSE 外部低速
时钟
LSI 内部低速
时钟
PLL锁相环主要
时钟
和其他
时钟
主要
时钟
其他
时钟
配置系统
时钟
实验基本知识框架Xmind文件下载 基本知识框架 课堂笔记
时钟
什么是
时钟
?
时钟
有什么作用
时钟
是STM32内部最核心的器件,它可以提供
时钟
信号
。依赖于这个
信号
,STM32中的器件才可以有条不紊地将工作进行下去。正如人类的脉搏一般。
时钟
源
STM32中能够主动发出
时钟
信号
的元器件,可以用作
时钟
源
。STM32
《嵌入式系统》知识总结4:STM32
时钟
源
来说,
时钟
源
分为内部
时钟
与外部
时钟
,内部
时钟
是由芯片内部RC振荡器产生的,起振较快,所以
时钟
在芯片刚上电的时候,默认使用内部高速
时钟
。而外部
时钟
信号
是由外部的晶振输入的 ,在精度和稳定性上都有很大优势,所以上电之后再通过软件配置,转而采用外部
时钟
信号
。来说,分为高速
时钟
和低速
时钟
,高速
时钟
是供给芯片主体的主
时钟
,而低速
时钟
只是供 给芯片中的RTC(实时
时钟
)及独立看门狗使用。此图说明了STM32的
时钟
走向,从图的左边开始,从
时钟
源
一步步分配到外设
时钟
。:由内部RC振荡器产生,频率为 8
Mhz
,但不稳定。
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章