社区
硬件设计
帖子详情
请问这个怎么修改下变成加法器呢?
公共马甲0315
2017-05-04 02:55:47
手头有块现成的电路板,但不是加法器,所以想调整下的,不是很懂这些电路的,还请大家帮帮忙,
我想是不是可以把R1去掉,然后把VDD改成接地GND,这样行不?
希望输入正弦信号±1.5V的,然后希望可以在上面叠加0-3V的直流偏置,
原图只能调整几个mV的直流偏置,VDD是+12V,VEE是-12V的,请帮忙指点下,谢谢!
...全文
488
6
打赏
收藏
请问这个怎么修改下变成加法器呢?
手头有块现成的电路板,但不是加法器,所以想调整下的,不是很懂这些电路的,还请大家帮帮忙, 我想是不是可以把R1去掉,然后把VDD改成接地GND,这样行不? 希望输入正弦信号±1.5V的,然后希望可以在上面叠加0-3V的直流偏置, 原图只能调整几个mV的直流偏置,VDD是+12V,VEE是-12V的,请帮忙指点下,谢谢!
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
6 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
设计小工人
2017-05-18
打赏
举报
回复
3楼的方法可以。
zhujinqiang
2017-05-11
打赏
举报
回复
引用 4 楼 zgl7903 的回复:
把R1的地端脱开, 信号从地的那端注入, 构成反向加法器
zgl7903
2017-05-11
打赏
举报
回复
把R1的地端脱开, 信号从地的那端注入, 构成反向加法器
worldy
2017-05-10
打赏
举报
回复
增加一个电阻Rc,阻值和R9一样,一端接IN+(和R9一端一样),另一端做输入,一个信号从R9输入,另一个信号从Rc输入,就完成了信号相加 Vo=K(V1+V2) ,K为增益系数
zhujinqiang
2017-05-06
打赏
举报
回复
引用 1 楼 newTTTTTT 的回复:
断开R1, 把R2的VDD改成GND,这样行不?
意思是0-3V的直流偏置用负电压-3V从反向端输入,然后负负得正?
公共马甲0315
2017-05-04
打赏
举报
回复
断开R1, 把R2的VDD改成GND,这样行不?
基于LabVIEW编写的八位
加法器
电路功能
加法器
是实现两个二进制数相加运算的基本单元电路。8位
加法器
就是实现两个 8位二进制相加,其结果的范围应该在00000000到111111110之间,八位二进制数换算成三位十进制数最大为255,也就是说要输入两个000到255之间的数。当输入两个三位十进制数时,由于在数字电路中运算所用到的是二进制数,因此我们必须首先将十进制数转换为二进制数,于是一个问题出现了,那就是,我们如何实现十进制数到二进制数的转换,通过查阅相关资料,我们发现二-十进制编码器(也叫8421BCD码编码器,在实际中通常指74LS147)可以实现从十进制数到二进制数的转换,于是我们通过二-十进制编码器来实现上述的转换。由于二-十进制编码器可以实现一位十进制数到四位二进制数的转换,而题目中的是两个三位十进制数,因此我们就需要用到6个二-十进制编码器,分别将三位十进制数的个位、十位、百位转换为其各自对应的8421BCD码,于是我们得到了两个十二位的8421BCD码。于是如何实现两个三位十进制数的相加这个问题就
变成
了如何实现两个十二位的8421BCD码相加这个新问题。那么,如何实现呢?我们想到了
加法器
进位直达并行三值光计算机
加法器
原理
液晶单元从不透光状态
变成
透光状态需要时间 50~100 µs ,本文中推证出:光通过液晶器件的时间约为 1.14×10−5µs ,利用这两个时间的巨大差异,提出了用液晶构成“进位直达”通道来克服进位串行延时的原理,在进位直达通道中各个进位链的进位直达过程自动并行。据此完善了用液晶构造三值光计算机
加法器
的理论,并设计了这个
加法器
的理论光路。同时给出了一个实现进位直达并行器件的方案。进位直达并行原理以物理方式解决了三值光计算机
加法器
的进位延时难题。也为其他种类的光计算机
加法器
研究提示了新思路。
串行
加法器
并行
加法器
超前进位
加法器
1.串行
加法器
串行
加法器
即
加法器
执行位串行行操作,利用多个时钟周期完成一次加法运算,即输入操作数和输出结果方式为随时钟串行输入/输出。位并行
加法器
速度高,但是占用资源多。在许多实际应用中并不需要这样高的速度,而是希望减少硬件资源占用率,这时就可以使用位串行
加法器
。在串行
加法器
中,只有一个全加器,数据逐位串行送入
加法器
进行运算,如图所示。图中FA是全加器,A、B是两个具有右移功能的寄存器,C为进位触...
加法器
的优化
ALU提供的加法和减法,究其本质都是由
加法器
来实现的。我们现在学习的
加法器
,是由一个一个的全加器串联而成,它在性能上存在着很大的问题,而这个问题究竟是什么?我们又该如何解决?在这一节,我们将来一起探讨这件事情。 我们还是来看这个四位
加法器
的例子,在实现中我们是用四个全加器构成了这个四位的
加法器
。我们注意到,当把这个
加法器
的输入都准备好时,其实只有最右边的这个全加器的三个输入都准备好了;左边这三...
读码农翻身之
加法器
与减法器
1、使用逻辑电路可以实现一个
加法器
: 2、如何使用加法来表示减法 在定义的4位二进制中,一共可以表达16个数,可以引入一个补数的概念。例如3的补数是13,4的补数是12,5的补数是11,当你计算7减去3的时候,可以
变成
7加上3的补数,结果为20,而20已经超出了4位二进制能表达的16个数了,已经溢出,所以将20减去16,得到4. 那么如何得到一个数的补数呢?有一个异常简单的方法,对二进制数的所有位取反,然后加1 3、负数的表示 用一个标志位来表示整数还是负数。 最高位的0表示正数,1表示负数,真正有
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章