社区
硬件设计
帖子详情
VERILOG 5个数值比较大小,并且要找出其中相等的数值的位置。要怎么做呢?求思路
醉月含
2017-09-26 03:47:12
VERILOG 5个数值比较大小,并且要找出其中相等的数值的位置。要怎么做呢?求思路
...全文
1366
4
打赏
收藏
VERILOG 5个数值比较大小,并且要找出其中相等的数值的位置。要怎么做呢?求思路
VERILOG 5个数值比较大小,并且要找出其中相等的数值的位置。要怎么做呢?求思路
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
4 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
qq_19531285
2017-10-20
打赏
举报
回复
X1,X2,X3,X4,X5 X2,X3,X4,X5,0 X3,X4,X5,0,0 X4,X5,0,0,0 X5,0,0,0,0 这样是不是就只需要比较5次了??
tianxj001
2017-09-27
打赏
举报
回复
遍历吧。 从头提取数字,找到了结束,未找到顺序提取后一个,并向后遍历,发生相等,记录次数和数组索引(位置),遍历过程,符合次数=4,则已经找到该数据。
写代码的蛋炒饭
2017-09-27
打赏
举报
回复
首先确定5个数值的输入,以及输出 剩下就是 比较大小了
大米粥哥哥
2017-09-26
打赏
举报
回复
建议明确输入什么 输出什么 然 定个框架 然后写代码 百度也有很多资料
数字芯片验证第5部分-System
Verilog
入门
对于
Verilog
语言的一些总结
1、不使用初始化语句; 2、不使用延时语句; 3、不使用循环次数不确定的语句,如:forever,while等; 4、尽量采用同步方式设计电路; 5、尽量采用行为语句完成设计; 6、always过程块描述组合逻辑,应在敏感信号表中列出所有的输入信号; 7、所有的内部寄存器都应该可以被复位; 8、用户自定义原件(UDP元件)是不能被综合的。 一:基本
Verilog
中的变量有线网类
Verilog
笔试面试常考易错点整理
本人正在数字IC
求
职,公众号如下,欢迎大家关注!公众号将会定期推送自己
求
职过程中实战积累的知识点和题目! 1.
Verilog
为什么适合描述硬件设计? 1)always块间是并行的,符合硬件中电路并行计算的特性 2)always时钟触发的特性,符合寄存器的行为 3)
Verilog
是一种自顶向下的层次化设计方法,能够将复杂的大型数字系统划分为规模较小4且功能相对简单的单元电路,从而加速大型数字系统的设计、调试等工作 4)
Verilog
的行为级描述方法可以简化硬件电路的设计,可借助于高级语言的精巧结构 5)V
对
Verilog
初学者比较有用的整理
对
Verilog
初学者比较有用的整理(转自它处)*********************************************************************************************************************作者: Ian11122840 时间: 2010-9-27 09:04 ...
三种常见平方根算法的电路设计及
Verilog
实现与仿真
本文实现的算法是二分法、牛顿迭代法、逐次逼近法,设计好电路后用
Verilog
描述并用Modelsim或者Verilator进行仿真得到波形结果。在使用
Verilog
描述电路前必须
做
到心中有电路,这是采用HDL设计数字电路的前提。数字电路根据功能大体上可以分为数据通路和控制通路,至于先设计哪一部分取决于总体电路的功能是偏向数据处理运算还是偏向控制。根据简介和说明将对以上三种算法进行电路设计并用
Verilog
描述。
硬件设计
6,125
社区成员
11,293
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章