社区
驱动开发/核心开发
帖子详情
spi flash 读取速度
kenvenis
2017-11-14 09:35:59
在spi 频率设置为50MHZ flash 为W25Q64 spi为四线制 开FIFO
实际测得的速度读 8M 需要2.6s左右 也就是25Mbps 为什么只有一半? 理论上应该是 50啊 打个折扣 也得有40多?
有大神吗 ,求帮忙!!!!!
...全文
1228
回复
打赏
收藏
spi flash 读取速度
在spi 频率设置为50MHZ flash 为W25Q64 spi为四线制 开FIFO 实际测得的速度读 8M 需要2.6s左右 也就是25Mbps 为什么只有一半? 理论上应该是 50啊 打个折扣 也得有40多? 有大神吗 ,求帮忙!!!!!
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
FPGA 读写
SPI
FLASH
的Verilog逻辑源码Quartus工程文件+文档说明.zip
FPGA 读写
SPI
FLASH
的Verilog逻辑源码Quartus工程文件+文档说明,由于 FPGA 是基于 SRAM 结构的,程序掉电后会丢失,所以需要一个外置
Flash
保存程序, FPGA 每次上电后去
读取
Flash
中的配置程序,在 ALINX 开发板中,很多使用的是
SPI
接口的 nor
flash
,这种
flash
只需要 4 根 IO。FPGA 的配置
flash
是特殊的 IO,上电时工作,FPGA 要使用这些 IO 来
读取
Flash
,
读取
完成后释放这些 IO 交给用户使用。 本实验做一个
SPI
主设备控制器,然后按照
spi
Flash
数据手册的命令要求发出擦除、编程、
读取
等指令,每次上电后将
flash
中第一个字节
读取
并显示出来,按键按下时,数字加 1 再写回
flash
。
(
SPI
读取
Flash
.zip
(
SPI
读取
Flash
.zip
FPGA的
SPI
Verilog源码,读写
flash
芯片
通过verilog编写语言实现读写操作
SPI
的
flash
芯片,经过验证可用,能够实现
读取
芯片DEVICE id Cyclone IV E系列的EP4CE10F17C8 W25Q128BV
CH341A
SPI
flash
编程器软件 USB口24-25系列编程器1.17
适用于24/25系列
SPI
flash
的
读取
刷写,支持超过32M的容量的
读取
刷写,广泛用于路由器,卫星接收机,电视机顶盒,电视机,影碟机等存储器的读写操作。
CH341A
SPI
flash
编程器软件
适用于24/25系列
SPI
flash
的
读取
刷写,支持超过32M的容量的
读取
刷写,广泛用于路由器,卫星接收机,电视机顶盒,电视机,影碟机等存储器的读写操作。
驱动开发/核心开发
21,597
社区成员
21,709
社区内容
发帖
与我相关
我的任务
驱动开发/核心开发
硬件/嵌入开发 驱动开发/核心开发
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 驱动开发/核心开发
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章