在NIOS_系统中A_D数据采集接口的设计与实现.kdh下载

weixin_39821051 2019-06-02 08:30:17
在FPGA系统中,实现对外部A/D数据采
集电路的控制接口逻辑,由于其逻辑功能不是
很复杂,因此可采用自定义的方式。采用这种
方法进行设计有两种途径。①从软件上去实
现。这种方案将NIOS处理器作为一个主控制
器,通过编写程序来控制数据转换电路。由于
NIOS处理器的工作频率相对于外部设备来说
要高出许多,故此种方法会造成CPU资源极大
的浪费;②用FPGA的逻辑资源来实现A/D采
集电路的控制逻辑。FPGA有着丰富的逻辑资
源和接口资源,在其中实现并行的数据采集很
少会受到硬件资源的限制,在功能上,设计的
接口控制逻辑相当于一个主控制器,它是针对
具体的外部电路而实现的,容易满足要求、又

相关下载链接://download.csdn.net/download/lining1996/2433505?utm_source=bbsseo
...全文
31 回复 打赏 收藏 转发到动态 举报
写回复
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复

12,795

社区成员

发帖
与我相关
我的任务
社区描述
CSDN 下载资源悬赏专区
其他 技术论坛(原bbs)
社区管理员
  • 下载资源悬赏专区社区
加入社区
  • 近7日
  • 近30日
  • 至今
社区公告
暂无公告

试试用AI创作助手写篇文章吧