社区
汇编语言
帖子详情
ISA BUS 的引脚功能
vbcat
2000-04-08 08:04:00
加精
如题
...全文
325
1
打赏
收藏
ISA BUS 的引脚功能
如题
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
1 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
土豆
2000-04-13
打赏
举报
回复
引脚 定义 方向 说明
A1 /I/O CH CK I/O channel check; active low=parity error
A2 D7 Data bit 7
A3 D6 Data bit 6
A4 D5 Data bit 5
A5 D4 Data bit 4
A6 D3 Data bit 3
A7 D2 Data bit 2
A8 D1 Data bit 1
A9 D0 Data bit 0
A10 I/O CH RDY I/O Channel ready, pulled low to lengthen memory cycles
A11 AEN Address enable; active high when DMA controls bus
A12 A19 Address bit 19
A13 A18 Address bit 18
A14 A17 Address bit 17
A15 A16 Address bit 16
A16 A15 Address bit 15
A17 A14 Address bit 14
A18 A13 Address bit 13
A19 A12 Address bit 12
A20 A11 Address bit 11
A21 A10 Address bit 10
A22 A9 Address bit 9
A23 A8 Address bit 8
A24 A7 Address bit 7
A25 A6 Address bit 6
A26 A5 Address bit 5
A27 A4 Address bit 4
A28 A3 Address bit 3
A29 A2 Address bit 2
A30 A1 Address bit 1
A31 A0 Address bit 0
B1 GND Ground
B2 RESET Active high to reset or initialize system logic
B3 +5V +5 VDC
B4 IRQ2 Interrupt Request 2
B5 -5VDC -5 VDC
B6 DRQ2 DMA Request 2
B7 -12VDC -12 VDC
B8 /NOWS No WaitState
B9 +12VDC +12 VDC
B10 GND Ground
B11 /SMEMW System Memory Write
B12 /SMEMR System Memory Read
B13 /IOW I/O Write
B14 /IOR I/O Read
B15 /DACK3 DMA Acknowledge 3
B16 DRQ3 DMA Request 3
B17 /DACK1 DMA Acknowledge 1
B18 DRQ1 DMA Request 1
B19 /REFRESH Refresh
B20 CLOCK System Clock (67 ns, 8-8.33 MHz, 50% duty cycle)
B21 IRQ7 Interrupt Request 7
B22 IRQ6 Interrupt Request 6
B23 IRQ5 Interrupt Request 5
B24 IRQ4 Interrupt Request 4
B25 IRQ3 Interrupt Request 3
B26 /DACK2 DMA Acknowledge 2
B27 T/C Terminal count; pulses high when DMA term. count reached
B28 ALE Address Latch Enable
B29 +5V +5 VDC
B30 OSC High-speed Clock (70 ns, 14.31818 MHz, 50% duty cycle)
B31 GND Ground
C1 SBHE System bus high enable (data available on SD8-15)
C2 LA23 Address bit 23
C3 LA22 Address bit 22
C4 LA21 Address bit 21
C5 LA20 Address bit 20
C6 LA18 Address bit 19
C7 LA17 Address bit 18
C8 LA16 Address bit 17
C9 /MEMR Memory Read (Active on all memory read cycles)
C10 /MEMW Memory Write (Active on all memory write cycles)
C11 SD08 Data bit 8
C12 SD09 Data bit 9
C13 SD10 Data bit 10
C14 SD11 Data bit 11
C15 SD12 Data bit 12
C16 SD13 Data bit 13
C17 SD14 Data bit 14
C18 SD15 Data bit 15
D1 /MEMCS16 Memory 16-bit chip select (1 wait, 16-bit memory cycle)
D2 /IOCS16 I/O 16-bit chip select (1 wait, 16-bit I/O cycle)
D3 IRQ10 Interrupt Request 10
D4 IRQ11 Interrupt Request 11
D5 IRQ12 Interrupt Request 12
D6 IRQ15 Interrupt Request 15
D7 IRQ14 Interrupt Request 14
D8 /DACK0 DMA Acknowledge 0
D9 DRQ0 DMA Request 0
D10 /DACK5 DMA Acknowledge 5
D11 DRQ5 DMA Request 5
D12 /DACK6 DMA Acknowledge 6
D13 DRQ6 DMA Request 6
D14 /DACK7 DMA Acknowledge 7
D15 DRQ7 DMA Request 7
D16 +5 V
D17 /MASTER Used with DRQ to gain control of system
D18 GND Ground
iOS面试-oc部分讲解
全面讲解iOS- oc部分底层知识以及面试题解答QQ群: 817204004OC基础知识1、OC对象的本质2、KVO、KVC3、对象、类、元类、
isa
、superclass4、分类、关联对象Block1、Block数据结构2、变量的捕获3、内存管理4、block的循环引用Runtime1、
isa
、非指针类型的
isa
2、方法缓存3、消息机制4、消息发送、动态方法解析、消息转发OC内存1、OC的内存布局2、OC的内存管理方案3、OC内存的数据结构4、MRC与ARC5、引用计数原理6、弱引用指针7、自动释放池8、OC的循环引用多线程1、多读单写2、GCD的使用3、常驻线程Runloop1、runloop的数据结构2、事件循环机制3、常驻线程
Linux内核--
ISA
总线原理
在资料中的地址线定义为PCA0-PCA19(能锁存),LA17-LA23(不锁存),其中LA17-19和PCA17-19重复定义,因此
ISA
的地址线为24根。
ISA
有8位和16位两种规格.我主要学习了16位的
ISA
.它共有98个(62+36)
引脚
,16条数据线,24根地址线,可以直接寻址内存16M,
ISA
的I/O地址空间为0100H-03FFH.实际上这是对于IBM/AT机来说的,因为只使用了16位I/O中的10位,可寻址范围为000-3FFH,其中系统板使用了000-0FFH,剩余的归
ISA
设备使用。
LPC总线之:
ISA
总线(X-
Bus
总线)、E
ISA
总线、LPC总线
一、
ISA
总线 1981年IBM生产出的以Intel8088为CPU的面向个人或办公室的PC机时,同时推出了其用于PC机
功能
扩充的8位总线。后被国际标准化组织ISO确定为
ISA
总线标准。 1984年
ISA
总线在原来8位总线的基础上扩充出16位数据总线宽度。同时地址总线宽度也由20位扩充到24位,但仍保持原8位
ISA
总线的完整性。形成了现在使用的8位基本插槽加上16位扩充插槽的16位
ISA
总线定义
ISA
是 Industry Standard Architecture 的缩写接口卡的外观 插槽的外观
引脚
定义
引脚
定义方向说明A1/I/O CH CKI/O channel check; active low=parity
【乌拉喵.教程】Local
Bus
总线介绍及FPGA总线编程
1.SRAM及工作原理介绍 2.DSP6713的Local
Bus
3.FPGA对EMIF的时序译码 4.DSP6713的操作外设1 5.DSP6713的操作外设2 6.FPGA在Local
Bus
总线上扩片选应用 7.实现对FPGA内部逻辑块的控制 1.SRAM及工作原理介绍 sram是英文static ram的缩写,它是一种具有静止存取
功能
的内存,不需要刷新电路即能保存它内部存储的数据。 对于处理器。它通过地址总线发出一个具有22位二进制数字的地址编码--当中11位是行地...
汇编语言
21,459
社区成员
41,600
社区内容
发帖
与我相关
我的任务
汇编语言
汇编语言(Assembly Language)是任何一种用于电子计算机、微处理器、微控制器或其他可编程器件的低级语言,亦称为符号语言。
复制链接
扫一扫
分享
社区描述
汇编语言(Assembly Language)是任何一种用于电子计算机、微处理器、微控制器或其他可编程器件的低级语言,亦称为符号语言。
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章