Verilog基础:表达式位宽的确定(位宽拓展)
社区首页 (3633)




请编写您的帖子内容
社区频道(10)
显示侧栏
卡片版式
数字芯片
模拟芯片
射频芯片
FPGA
芯片制造
芯片封测
芯片面试
全部
博文收录
Ada助手
最新发布
最新回复
标题
阅读量
内容评分
精选

269
5.0
1


Verilog基础:表达式位宽的确定(位宽拓展)
如果想要在计算表达式时获得和谐一致的结果,那么控制表达式中的位宽就很重要。很多时候方法很简单。例如,如果在两个16位数据的reg变量上做位与操作,那么计算结果很显然就是16位。但是在某种情况下,计算应该用多少位或者结果应该是多少位就不那么明显。 例如
复制链接 扫一扫
分享

203
评分
回复


ESPC2系列开发板烧录智能开关程序演示
准备 1.1硬件 ESP32C2开发板,如图1-1所示 图1-1 ESP32 C2开发板 1.2软件 CozyLife APP可以在各大应用市场搜索下载,也可以扫描二维码下载如图1-2所示 HomeKit flash downloadtool 烧录工
复制链接 扫一扫
分享

154
评分
回复


ESP-C2模组实现透传示例说明
WIFI-TTL透传模块说明 V 1.0 2022-11-24 1 简介 WiFi-TTL透传模块基于我司DT-ESPC2-12模块研发,引出串口TTL、EN、STATE 等引脚。产品内置我司最新版本的串口透传固件可完成设备TTL端口到WiFi/云
复制链接 扫一扫
分享

417
评分
回复


ESP32-C2 ESP8684 WIFI模组示例程序
ESP32C2 AT固件使用 ESP32 C2模组,如图1-1所示 图1-1 ESP32 C2模组 ESP32 C2开发板,如图1-2所示 图1-2 ESP32 C2开发 方案亮点 1、完整的 WiFi 子系统,符合 IEEE 802.11b/g/
复制链接 扫一扫
分享

125
评分
回复


ESP32-C3 -C12F 烧录通断器固件程序
1.烧录固件 打开ESP32TOOLS工具,选择端口并点击烧录单个,然后选择通断器固件或者将通断器固件拖入工具进行烧录,如图1-1所示。 图1-1 烧录固件 2.固件详情 引脚 功能 用法 2 继电器引脚 打开按钮,输出高电平 3 重置配网引脚 拉低
复制链接 扫一扫
分享

133
评分
回复


ESP32-C3芯片 WIFI模组
ESP32-C3是一款安全稳定、低功耗、低成本的物联网芯片,搭载RISC-V 32位单核处理器,为物联网产品提供行业领先的射频性能、完善的安全机制和丰富的内存资源。 嵌入式智能终端、无线WIFI技术以及Internet的广泛应用必将使家居控制变得更加
复制链接 扫一扫
分享

239
评分
回复


ESP32-C3 -C12F 烧录通断器固件程序
1.烧录固件 打开ESP32TOOLS工具,选择端口并点击烧录单个,然后选择通断器固件或者将通断器固件拖入工具进行烧录,如图1-1所示。 图1-1 烧录固件 2.固件详情 引脚 功能 用法 2 继电器引脚 打开按钮,输出高电平 3 重置配网引脚 拉低
复制链接 扫一扫
分享

数字后端设计问题交流可以点一点关注
...全文
740
5.0
1


扫一扫
分享

UCIe 技术交流群,欢迎加入!
UCIe技术交流
...全文
210
5.0
1


UCIe 技术交流群,欢迎加入!
UCIe技术交流
复制链接 扫一扫
分享

364
5.0
回复


【芯片设计验证】社区热烈祝贺【芯片爱好者聚集地】成立!🎉🎉🎉
兄弟社区【芯片设计验证】社区热烈祝贺【芯片爱好者聚集地】成立!🎉🎉🎉 祝社区越办越好!🎉🎉🎉
复制链接 扫一扫
分享

230
评分
回复


【快速导航】本博客(数字IC设计领域)快速索引
欢迎来到硅农的世界
复制链接 扫一扫
分享

305
评分
回复


【AXI】解读AXI协议乱序机制
Transaction ID信号,使AXI4协议可以完成自身的乱序机制,从AXI3到AXI4的进化中,write interleaving被取消了,大的方向下,AXI遵循着相同ID顺序执行,不同ID乱序执行的原则,同时从主设备-互联网络-从设备的连接中,Transaction ID可能会出现额外的位扩展...
复制链接 扫一扫
分享

174
评分
回复


【AXI】解读AXI协议事务属性(Transaction Attributes)
AXI4.0协议中Transaction Attributes事务属性机制解读,讨论AXI与Cache之间的交互,Outstanding机制,Cache原理等内容。
复制链接 扫一扫
分享

167
评分
回复


【AXI】解读AXI协议中的burst突发传输机制
burst传输地址计算,控制信号(AxSIZE,AxLEN,AxBurst),outstanding,out of order乱序机制,非对齐机制和窄传输机制
复制链接 扫一扫
分享

178
评分
回复


【AXI】解读AXI协议双向握手机制的原理
AMBA3与AMBA4协议中AXI双向握手机制的详细解读
复制链接 扫一扫
分享

188
评分
回复


芯片人必会的task与function区别详解【Verilog高级教程】
function与task的区别详解
复制链接 扫一扫
分享

190
评分
回复


【数字IC】深入浅出理解I2C协议
从数字IC的角度,深入浅出解读I2C协议相关内容,涵盖连接方式,数据传输格式和仲裁机制。
复制链接 扫一扫
分享

178
评分
回复


通俗易懂的带你解读inout双向端口【Verilog高级教程】
通俗易懂的理解Verilog中inout双向端口的作用,综合结果和赋值方法
复制链接 扫一扫
分享

180
评分
回复


【数字IC】从零开始的Verilog SPI设计
从零开始的Verilog SPI设计
复制链接 扫一扫
分享

160
评分
回复


【数字IC】深入浅出理解SPI协议
从数字IC设计工程师的角度解读SPI协议,涵盖SPI的通信类型,连接类型,参数包含,设计思路等内容
复制链接 扫一扫
分享
为您搜索到以下结果:
48,501
社区成员
459
社区内容





芯片爱好者聚集地
数字芯片|模拟芯片|射频芯片|FPGA|IC制造|封测|面试|自学|ICer爱好者聚集地
宝藏!数字IC精品文章收录(CSDN近500篇)
http://t.csdn.cn/QbivO
复制链接 扫一扫

确定
社区描述
数字芯片|模拟芯片|射频芯片|FPGA|IC制造|封测|面试|自学|ICer爱好者聚集地
宝藏!数字IC精品文章收录(CSDN近500篇)
http://t.csdn.cn/QbivO
加入社区
获取链接或二维码
- 近7日
- 近30日
- 至今
加载中
社区公告
宝藏!数字IC精品文章收录(CSDN近500篇)
http://t.csdn.cn/QbivO
1. CSDN全站芯片相关社区收录如下,欢迎关注,欢迎投稿,欢迎交流,一起努力,共同提升中国芯片开源氛围!
- 芯片爱好者聚集地社区 http://t.csdn.cn/sUFm
- 芯片设计验证社区 http://t.csdn.cn/uZ1Yg
- 硬件相关讨论社区 http://t.csdn.cn/FCApd
- 数字Verifier星球 http://t.csdn.cn/j7syx
- Verilog实战交流圈 http://t.csdn.cn/wrZvn
- 硬件和安全 http://t.csdn.cn/7zfTh
- FPGA社区 http://t.csdn.cn/cLXYo
2. 本社区宗旨:为阅读者提供寻找知识的场所,为创作者提供分享知识的场所。
3. 长期招募管理员,若有相关想法意见,可将意见或想成为管理员的个人账号发送至
- E210064@e.ntu.edu.sg
- 或私信至“myhhhhhhhh”主管理员
4. 社区内容:芯片相关,数字芯片,模拟芯片,射频芯片,芯片制造,芯片封测,芯片求职,芯片行业信息,芯片安全,芯片架构,FPGA,everything!