社区
硬件设计
帖子详情
如果用ML2035自带的晶振,CLK IN引脚该怎么接啊?
map_killer
2007-04-02 09:41:07
ML2035自带晶振的频率是3M-12M这个范围,但怎么调节到一个确定的频率啊?
...全文
329
1
打赏
收藏
如果用ML2035自带的晶振,CLK IN引脚该怎么接啊?
ML2035自带晶振的频率是3M-12M这个范围,但怎么调节到一个确定的频率啊?
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
1 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
lbing7
2007-04-02
打赏
举报
回复
ML2035自带晶振的频率是3M-12M这个范围
这个说是ML2035可以接入这个频率范围的方波
具体产生频率和16位寄存器取值,它有这么一个公式:
16位寄存器取值 = ((产生频率) * 2的23次方) / 接入的频率;
学号数码管显示
--测试数码管,控制最右边2个数码管动态显示1~16 --32.768
晶振
83脚 --数码管a~h 75,76,77,79,80,81,69,70 --6个选择管脚 54,55,56,57,58,60 --因为仿真,所以
CLK
=2NS,
CLK
1=24NS,实际应用时可采用10分频电路? LIBRARY ieee ; USE ieee.std_logic_1164.all ; USE ieee.std_logic_unsigned.all ; --显示模块 ENTITY llb IS PORT (
clk
: IN STD_LOGIC;--
接
低频时钟
语音识别芯片ld3320资料大全
LD3320芯片的音频模拟管脚连
接
相应的电容/电阻后通过排针引出 M-LD3320模块上设计有2个音频插座,直
接
引出MIC输入和Speaker输出信号 M-LD3320模块上没有电源芯片,把相应的电源管脚连
接
到排针上引出,由开发者连
接
入3.3v电源输入 M-LD3320模块上的
CLK
输入可以选择如下任意一种:1)直
接
将
晶振
信号通过排针输入到LD3320的相应管脚。2)或者用户可以自行焊
接
晶振
,在模块上预留了
晶振
的空间和连
接
点 M-LD3320模块上有两个LED灯,连
接
到LD3320芯片的29,30管脚上,在LD3320上电重启复位(RSTB*)并稳定工作后,29,30管脚会稳定输出低电平,因此这两个LED灯可以作为芯片上电指示
四脚贴片
晶振
的
引脚
区分
最近在使用TI的AFE4300,其ADC需要一个外挂的1M
晶振
驱动才能工作,因此设计了1M
晶振
驱动,然而在贴片的过程中,不知道怎么去识别
晶振
的
引脚
,因此这里对这种四角的贴片
晶振
的
引脚
识别做一个简单的总结。 常见的贴片
晶振
规格有2.5*2.0mm,3.2*2.5mm,5.0*3.2mm,6.0*3.5mm,5.0*7.0mm。 2脚无源贴片
晶振
通常要数陶瓷面的较为...
一篇文章告诉你
晶振
的作用
公众号 欢迎关注本人微信公众号:公众号上分享更多嵌入式知识和资料,分享个人学习嵌入式的心得体会。欢迎大家一起来玩呀。
晶振
晶振
是用来做什么的?在嵌入式系统中
晶振
一般用来给单片机或者说MCU提供系统时钟用的,那什么是系统时钟?系统时钟类似于人类的心脏,心脏的跳动人才可以运动、思考。MCU也一样,必须在
晶振
提供的时钟下才能进行运算。 常见的
晶振
图
晶振
和MCU连
接
图 如上图连
接
,
晶振
和MCU连
接
在一起,我们还可以看到有两个电容,具体这两个电容是什么作用的,我们学习软件的无需关心。
晶振
波形 上面的
有源
晶振
和无源
晶振
无源
晶振
(crystal),其本身为有两个无极性
引脚
的元件,需要借助时钟才能产生振荡信号,自身无法振荡。无源
晶振
信号质量较差,通常需要精确匹配外围电路(用于信号匹配的电容、电感、电阻等),更换不同频率的晶体时周边配置电路也需要做相应的调整。 通常需要采用精度较高的石英晶体 有源
晶振
,是一个完整的振荡器,有四个
引脚
分别为VCC,GND,空脚NC和时钟输出
引脚
OUT; 有源
晶振
不需要CPU的内部振荡器,信号稳定,质量较好,而且连
接
方式比较简单(主要做好电源滤波,通常使用一个电容和电感构成滤波网络,输出端用
硬件设计
6,125
社区成员
11,293
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章