社区
硬件设计
帖子详情
用过EPM570系列CPLD芯片的请进!
wxg_dlut
2007-09-13 10:01:44
请问一下,因为我是新手,不知道几个常用管脚怎么连接,如:VCCIO1,VCCIO2,VCCINT,GNDIO,GNDINT,#TMS,#TDI,#TCK,#TDO和不用的I/O管脚.知道的话,请加我QQ:552112190,先谢谢了!!
...全文
897
3
打赏
收藏
用过EPM570系列CPLD芯片的请进!
请问一下,因为我是新手,不知道几个常用管脚怎么连接,如:VCCIO1,VCCIO2,VCCINT,GNDIO,GNDINT,#TMS,#TDI,#TCK,#TDO和不用的I/O管脚.知道的话,请加我QQ:552112190,先谢谢了!!
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
3 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
UltraBejing
2008-04-30
打赏
举报
回复
好像没那么简单,呵呵.
Great_Bug
2007-09-15
打赏
举报
回复
VCCIO1, VCCIO2 可按你的需要接1.5V, 1.8V, 2.5V, 3.0V 或 3.3V,
VCCINT 接3.3V, 不用的I/O可不连接.
TMS, TDI, TCK, TDO需要连接JTAG电缆,否则你无法把你的程序烧进去.
接法可参考ByteBlasterMV什么的(实际因电缆两端可不同, 也可不按它的来)
ByteBlasterMV的电路可在Altera的网上下到.
EPM570
T
CPLD
程序开发
安装完成后,您就可以开始编程了。先为要建立的工程建一个文件夹,文件夹路径中不能有中文,新建的工程就放到这个文件夹里,我这里要做的是译码器,所以我建了名为decoder的文件夹,工程名也叫做decoder。然后点击 Add File,在工程的文件夹目录下的output_file文件夹,把里面的.pof文件添加
进
来,打勾,然后start,就开始下载了,右上角可以看到下载
进
度。新买了一块
CPLD
板子,型号是100C5N,第一次玩
CPLD
记录一下,顺便也可以为其他第一次用
CPLD
的朋友们指指路。
北邮基于
CPLD
的模拟风暖式浴霸控制器的设计与实现
以下内容为北邮2020级数电大实验实验报告,蜂鸣器模块没有报错但是时灵时不灵的,删去后别的代码都可以正常运行。整个报告缺少仿真代码和仿真图片,会贴在个人发布的资源中。 目录 一、 设计课题的任务要求 1. 实验目的 2. 实验所用仪器及元器件 3. 实验内容 二、 系统设计 设计思路 总体框图 分块设计 三、 仿真波形及波形分析 display模块 segment 模块 button模块 view1模块(换气) view2模块(风暖.
DSP 入门教程
DSP 入门教程1、TI DSP 的选型主要考虑处理速度、功耗、程序存储器和数据存储器的容量、片内的资源,如定时器的数量、I/O 口数量、中断数量、DMA 通道数等。DSP 的主要供应商有TI,ADI,Motorola,Lucent和Zilog 等,其中TI 占有最大的市场份额。TI 公司现在主推四大
系列
DSP1)C5000
系列
(定点、低功耗):C54X,C54XX,C55X 相比其它
系列
的主
低成本光端机设计方案
关键词:低成本光端机设计方案 ,数字光端机方案 ,数字视频光端机方案,数字光端机设计,数字视频光端机设计 谈到低成光端机设计我们应从下面几个方面来考虑: 1. 器件成本,这个是主要考虑的内容。 2. 编程方案,能用软件实现的功能决不用硬件来实现。 3. 包装成本,如外壳,包装箱。 4. 生产成本,需要考虑可制造性。 5.
[翻译] Quartus警告分析
转自: http://blog.eccn.com/u/bjxiong/archives/2007/1930.htm 本人仔细阅读后发现有很多的错误解释,给原作者要求修改维护,
请
看原作者的更新. 1.Found clock-sensitive change during active clock edge at time on register "" 原因:vector source file中时
硬件设计
6,165
社区成员
11,288
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章