社区
硬件设计
帖子详情
嵌入式系统都是RISC的cpu架构吗
hengcai001
2009-03-10 11:05:36
嵌入式系统都是RISC的cpu架构吗?本人是外行
...全文
324
11
打赏
收藏
嵌入式系统都是RISC的cpu架构吗
嵌入式系统都是RISC的cpu架构吗?本人是外行
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
11 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
aiwawen
2009-04-22
打赏
举报
回复
过来学习了
对这个还不是很了解啊
sunoracal
2009-03-24
打赏
举报
回复
不懂,up
lili830209
2009-03-24
打赏
举报
回复
不懂,up
benjaminweber
2009-03-24
打赏
举报
回复
LZ后来问AIX了,说明这些关于RISC和CISC的讨论没有意义。有人懂AIX吗?没有就不要吐口水了。
qiaohuiic
2009-03-23
打赏
举报
回复
并不完全是的。ARM,PowerPC,MIPS是标准的嵌入式,RISC。但并不是所有的嵌入式系统都是RISC的,早期的嵌入式就是采用CISC指令集的。
RISC(精简指令集计算机)和CISC(复杂指令集计算机)是当前CPU的两种架构。它们的区别在于不同的CPU设计理念和方法。
早期的CPU全部是CISC架构,它的设计目的是要用最少的机器语言指令来完成所需的计算任务。比如对于乘法运算,在CISC架构的CPU上,您可能需要这样一条指令:MUL ADDRA, ADDRB就可以将ADDRA和ADDRB中的数相乘并将结果储存在ADDRA中。将ADDRA, ADDRB中的数据读入寄存器,相乘和将结果写回内存的操作全部依赖于CPU中设计的逻辑来实现。这种架构会增加CPU结构的复杂性和对CPU工艺的要求,但对于编译器的开发十分有利。比如上面的例子,C程序中的a*=b就可以直接编译为一条乘法指令。今天只有Intel及其兼容CPU还在使用CISC架构。
RISC架构要求软件来指定各个操作步骤。上面的例子如果要在RISC架构上实现,将ADDRA, ADDRB中的数据读入寄存器,相乘和将结果写回内存的操作都必须由软件来实现,比如:MOV A, ADDRA; MOV B, ADDRB; MUL A, B; STR ADDRA, A。这种架构可以降低CPU的复杂性以及允许在同样的工艺水平下生产出功能更强大的CPU,但对于编译器的设计有更高的要求。
freeskyo
2009-03-23
打赏
举报
回复
精简指令系统计算机有它的优点;设计周期短,成本低,规整等等,但对编译器的要求比较高。
就看怎么取舍了。
yitahutu2008
2009-03-20
打赏
举报
回复
但是现在讲嵌入式很大部分的处理器都是ARM的,占市场份额的80%
ARM ADVANCED RISC MACHICE
所大多的嵌入式还是基于RISC构架的。
ly_liuyang
2009-03-11
打赏
举报
回复
1
现在的CISC和RISC再没有严格界限了
X64的Core2都是既有CISC也有RISC
hengcai001
2009-03-11
打赏
举报
回复
[Quote=引用 2 楼 ly_liuyang 的回复:]
现在的CISC和RISC再没有严格界限了
X64的Core2都是既有CISC也有RISC
[/Quote]
如果想模拟AIX环境有什么建议吗
friendfish
2009-03-11
打赏
举报
回复
同意楼上,界限比较模糊了
friendfish
2009-03-10
打赏
举报
回复
不是,MSP430,DSP,8051,R8C,M32C(RISC和CISC的结合)等都不是啊
基于FPGA的
RISC
CPU
设计.pdf
基于FPGA的
RISC
CPU
设计.pdf
Ibex 是一个小型 32 位
RISC
-V
CPU
内核,以前称为 zero-
risc
y_SystemVeri_代码_下载
bex 是用 SystemVerilog 编写的生产级开源 32 位
RISC
-V
CPU
内核。
CPU
内核高度可参数化,非常适合嵌入式控制应用。Ibex 正在接受广泛的验证,并且已经看到多个流片。Ibex 支持整数 (I) 或嵌入式 (E)、整数乘除法 ...
嵌入式系统
/ARM技术中的Moxa推出IA261-I/IA262-I基于
RISC
架构
嵌入式计算机
近日Moxa推出全新IA261-I/IA262-I基于
RISC
架构
的嵌入式计算机。它们提供比IA240/IA241更强劲的硬件,并运行于Windows CE 6.0平台。两款产品都采用Cirrus Logic EP9315 ARM9,32-bit,200 MHz
RISC
CPU
,双网口,8个...
嵌入式系统
/ARM技术中的PowerPC家族新贵 IBM发布高性能嵌入式
CPU
PowerPC是一种精简指令集(
RISC
)
架构
的
CPU
,其基本的设计源自IBMPowerPC601微处理器POWER
架构
。被命名为PowerPC476FP的新款处理器内核的的出现让IBM和LSI有了在嵌入式方面的合作。并且,这一新型的PowerPC内核在其...
嵌入式系统
/ARM技术中的瑞萨和日立嵌入式32位
RISC
内核 SH-2A
瑞萨科技(Renesas Technology)和日立(Hitachi)公司近日宣布开发32 bit 精简指令集(
RISC
)
CPU
内核SH-2A,以用于汽车、工业和民用的控制设备。 SH-2A向上兼容SuperH?
RISC
微处理器SH-2的
CPU
内核,它主要提高了...
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章