社区
硬件设计
帖子详情
信号与时钟
红茶加红糖
2011-08-01 09:20:48
现在调试芯片,各种不了解呀~~
vga信号输入ad9880,9880要输出422 ycbcr 的信号。
1、输出信号是不是包括数据信号和同步信号??同步信号是不是就是行场同步信号呀??那数据信号又是什么??
2、输出信号是不是还包括时钟信号??pll和时钟信号有什么关系呀??
谢谢大家了~~~
...全文
70
3
打赏
收藏
信号与时钟
现在调试芯片,各种不了解呀~~ vga信号输入ad9880,9880要输出422 ycbcr 的信号。 1、输出信号是不是包括数据信号和同步信号??同步信号是不是就是行场同步信号呀??那数据信号又是什么?? 2、输出信号是不是还包括时钟信号??pll和时钟信号有什么关系呀?? 谢谢大家了~~~
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
3 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
红茶加红糖
2011-08-03
打赏
举报
回复
[Quote=引用 2 楼 zhangxizhicn 的回复:]
根据你说的输出,应该是这样一种情况:
3根控制信号,8根数据信号,还有电源和地,可能有复位和i2c
控制信号是时钟,水平同步,垂直同步。
每个时钟会提供一个字节采集的数据,即从8位的数据线上给出数据。
由于是422格式,所以平均2个时钟也就是2个字节的数据对应一个像素点。
每传输完一行,水平同步信号完成一个周期。
每传输完一帧,垂直同步信号完成一个周期。
pll 是可以把外部时钟……
[/Quote]
谢谢~
zhangxizhicn
2011-08-03
打赏
举报
回复
根据你说的输出,应该是这样一种情况:
3根控制信号,8根数据信号,还有电源和地,可能有复位和i2c
控制信号是时钟,水平同步,垂直同步。
每个时钟会提供一个字节采集的数据,即从8位的数据线上给出数据。
由于是422格式,所以平均2个时钟也就是2个字节的数据对应一个像素点。
每传输完一行,水平同步信号完成一个周期。
每传输完一帧,垂直同步信号完成一个周期。
pll 是可以把外部时钟转换成不同频率的内部时钟的模拟电路。
红茶加红糖
2011-08-02
打赏
举报
回复
自己顶一下
linux2.6.1内核源码注释
包含LINUX内核同步、
信号
、内存、调度、文件系统、网络系统、
时钟
等部分的源码注释。前后历时三年,算是干货。
如何区分
时钟
和数据
在数字的世界中,所有的
信号
都是在逻辑0与逻辑1之间不断切换的,而不仅仅限于
时钟
信号
。因此,数据
信号
也完全可以具有
时钟
信号
的所有基本特征,那么此时,我们该如何分辨该
信号
是
时钟
信号
还是数据
信号
呢? 如果仅仅...
单bit电平
信号
以及脉冲
信号
的跨
时钟
域处理
文章目录前言一、电平
信号
的跨
时钟
域处理二、使用步骤1.引入库2.读入数据总结 前言 单bit
信号
的跨
时钟
域处理,可以分为电平
信号
的跨
时钟
域处理和脉冲
信号
的跨
时钟
域处理。 一、电平
信号
的跨
时钟
域处理 电平
信号
,...
单bit
信号
跨
时钟
域处理总结
慢
时钟
域的脉冲
信号
在快
时钟
域来看就是电平
信号
。注意跨
时钟
域同步的时候输出的脉冲必须是寄存器
信号
,如果需要被同步的脉冲是通过组合逻辑产生的,那么在同步之前一定要在本
时钟
域下用寄存器抓一拍。比如,clka下...
什么是
时钟
脉冲,CPU为什么需要
时钟
,
时钟
信号
是怎么产生的?
什么是
时钟
脉冲,CPU为什么需要
时钟
,
时钟
信号
是怎么产生的? 什么是脉冲 上图的一个方波称为一个脉冲,类似于人类的脉搏跳动。对于每一个方形脉冲,电压或电路从0上升到最大值的那条线叫做上升沿;反之,电压或...
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章