社区
硬件设计
帖子详情
数字电路中的1是高电平,0是低电平是怎么实现的?
MHBBCRCPJ
2011-09-24 01:05:15
这个游戏中的0应该是高阻吧?
http://tieba.baidu.com/p/1181771663
...全文
3974
16
打赏
收藏
数字电路中的1是高电平,0是低电平是怎么实现的?
这个游戏中的0应该是高阻吧? http://tieba.baidu.com/p/1181771663
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
16 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
Moon_Ding
2011-11-01
打赏
举报
回复
CMOS应该是PMOS和NMOS结合,就像PNP和NPN三极管一样,感觉是G极共用一个驱动信号,这个驱动0或1对应输出两种状态,高阻状态改怎么实现???是另有原件接到CMOS电路?
Moon_Ding
2011-11-01
打赏
举报
回复
http://www.google.com.hk/imgres?imgurl=http://course.cug.edu.cn/21cn/%E6%95%B0%E5%AD%97%E9%80%BB%E8%BE%91%E7%94%B5%E8%B7%AF/analogsim/help/Log_23310.jpg&imgrefurl=http://course.cug.edu.cn/21cn/%25CA%25FD%25D7%25D6%25C2%25DF%25BC%25AD%25B5%25E7%25C2%25B7/analogsim/help/CMOSNOT.htm&usg=__52NlSmcMDSVy29ehmKukmAWOULs=&h=290&w=311&sz=35&hl=zh-CN&start=1&zoom=1&tbnid=j0H76Iu-PAvCHM:&tbnh=109&tbnw=117&ei=voOvTorzJcWwiQex2MHbAg&prev=/images%3Fq%3Dcmos%25E5%258D%2595%25E5%2585%2583%25E5%259B%25BE%26hl%3Dzh-CN%26newwindow%3D1%26safe%3Dstrict%26sa%3DX%26tbm%3Disch&itbs=1
这是简单CMOS非门的介绍,就像我说的。
http://wenku.baidu.com/view/c8a530d8ad51f01dc281f1c0.html
这是一个三态门的链接,它不同于一般简单的逻辑门,还挺复杂的,慢慢看看吧
MHBBCRCPJ
2011-10-31
打赏
举报
回复
[Quote=引用 12 楼 bjtea 的回复:]集成电路的0和1输出电路几乎都是靠一对CMOS管,上下连接。接法如下:
5伏电源-->上拉电阻-->漏极D-->源极S-->输出引脚。当栅极G高电平时,CMOS管导通,输出高电平1;
下管的D极与上管的S极短接。输出引脚-->漏极D-->源极S-->接地。当栅极G高电平时,CMOS管导通,输出短路到地线上,输出0电平。
即:上方COMS管导通输出1;下方CMOS管导通输出0……
[/Quote]
基极集极射极我还没弄明白呢。这贴暂时不结了,等模电学完了再结,免得忘了。
AnYidan
2011-10-28
打赏
举报
回复
随便找一个 mcu 的 manual, 一般都有讲
bjtea
2011-10-28
打赏
举报
回复
集成电路的0和1输出电路几乎都是靠一对CMOS管,上下连接。接法如下:
5伏电源-->上拉电阻-->漏极D-->源极S-->输出引脚。当栅极G高电平时,CMOS管导通,输出高电平1;
下管的D极与上管的S极短接。输出引脚-->漏极D-->源极S-->接地。当栅极G高电平时,CMOS管导通,输出短路到地线上,输出0电平。
即:上方COMS管导通输出1;下方CMOS管导通输出0;两个栅极的电平可以有三种状态。
(1,0)输出1;(0,1)输出0;(0,0)两管截止,输出呈高祖状态。(1,1)状态不存在。
buaawgy
2011-10-28
打赏
举报
回复
高电压就是1,低电压就是0,通过一个开关把信号跟电压短接,就得到高电平,反之得到低电平。
对于CMOS电路,mos管就是这个开关。nmos和pmos
MHBBCRCPJ
2011-10-11
打赏
举报
回复
谁给个电路图不行么?
sxper
2011-10-10
打赏
举报
回复
[Quote=引用 6 楼 dontium 的回复:]
数字电路中,它的状态只有两个:高电平、低电平,“高阻”虽然也是一种“状态”,但它不是作为信号,而是“隔离”。
http://www.google.com/search?q=%E9%AB%98%E7%94%B5%E5%B9%B3%E3%80%81%E4%BD%8E%E7%94%B5%E5%B9%B3&btnG=Search&hl=en&newwindow=1&p……
[/Quote]
说的没错。。高阻就是 断路
高电平 就是+5
低电平就是 接地
TTL的定义。
jldream110
2011-10-10
打赏
举报
回复
把高低电平用 逻辑 1和0来代表 不同的组合实现 奇妙的数字电子啊 哈
MHBBCRCPJ
2011-10-07
打赏
举报
回复
40分就不是分么?谁给个电路啊。
dontium
2011-10-03
打赏
举报
回复
数字电路中,它的状态只有两个:高电平、低电平,“高阻”虽然也是一种“状态”,但它不是作为信号,而是“隔离”。
http://www.google.com/search?q=%E9%AB%98%E7%94%B5%E5%B9%B3%E3%80%81%E4%BD%8E%E7%94%B5%E5%B9%B3&btnG=Search&hl=en&newwindow=1&prmd=ivns&ei=5rKJTtGxEaS6iQf4yYmhDw&sa=N&gs_sm=e&gs_upl=504531l515843l0l516140l11l11l0l0l0l0l0l0ll0l0&oq=%E9%AB%98%E7%94%B5%E5%B9%B3%E3%80%81%E4%BD%8E%E7%94%B5%E5%B9%B3&aq=f&aqi=&aql=
MHBBCRCPJ
2011-09-24
打赏
举报
回复
[Quote=引用 4 楼 northcan 的回复:]什么游戏?高低电平很容易得到吧。
[/Quote]
在一楼的链接里。我数模都没学呢。
northcan
2011-09-24
打赏
举报
回复
什么游戏?高低电平很容易得到吧。
MHBBCRCPJ
2011-09-24
打赏
举报
回复
[Quote=引用 2 楼 mhbbcrcpj 的回复:]是这样么?
应该有用三极管实现的吧?
[/Quote]
那个开关可以换成三极管,这样是不是就能把高电平和高阻转换成高低电平了呢?
MHBBCRCPJ
2011-09-24
打赏
举报
回复
是这样么?
应该有用三极管实现的吧?
MHBBCRCPJ
2011-09-24
打赏
举报
回复
好几天了,一直在纠结这个问题,但一直没时间学数字电路,大部分时间都逛百度贴吧浪费掉了。
计算机1为什么代表
高电平
,
高电平
为什么表示1,
低电平
为什么表示0?
高电平
为什么表示1,
低电平
为什么表示0?...
高电平
为什么表示1,
低电平
为什么表示0?...因为计算机
中
只认1和0二个数字,所以用他们来表示逻辑值为什么
高电平
为1,
低电平
为0?相当于二进制用0表示高电用1表...
高电平
和
低电平
到底是啥?
上课的时候我就很困惑,啥是
高电平
&
低电平
,之前一直学的可是高电压&...这里的“1”指的就是
高电平
,“0”代表
低电平
, 电流从
高电平
流向
低电平
,用电器才能收到信号工作。 是绝对的 而在模拟电路
中
...
数电——高/
低电平
之间的差异与共同
高电平
/
低电平
引言
高电平
数字电路
低电平
数字电路
高电平
与
低电平
的差同 引言 首先我们要知道高
低电平
是从哪里来的,是从哪里出现的高
低电平
,对于高
低电平
我们又是如何划分的
高电平
什么是
高电平
?什么又是
低电平
?...
高电平
和
低电平
之间的电平芯片会识别成什么
数字芯片电平分为逻辑0和逻辑1,也就是我们说的
低电平
和
高电平
,这里的
低电平
和
高电平
并不是指某个特定的电平,而是有一定的范围的,大家可以看下。与门的输入输出逻辑关系是只要输入有一个逻辑0(
低电平
),输出...
ttl接地是
高电平
还是
低电平
_说明图3.12
中
各门电路的输出是
高电平
还是
低电平
。已知它们都是74HC系列的CMOS电路 简单的逻辑门电路 判断各门电路...
图
中
的第一个输入为
高电平
,电路为与非门,则输出端电平为
低电平
;第二图输入为
低电平
,在输入端串联了高阻值电阻,则输出端为高阻状态;第三图输入为
高电平
,电路为与非门,则输出端电平为
低电平
。扩展资料:与模拟...
硬件设计
6,159
社区成员
11,290
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章