。。。FPGA的FIFO和RAM问题。。。

navy_xiao 2012-02-29 10:00:15
请教下。。。。FPGA中的FIFO和RAM模块。。。。是否可以直接使用。。。。。是不是依然还要为这两个模块单独写控制程序?????????????
。。。。。。。。。。。。。。求高手详细解答啊。。。。。。。。。
...全文
1783 11 打赏 收藏 转发到动态 举报
AI 作业
写回复
用AI写文章
11 条回复
切换为时间正序
请发表友善的回复…
发表回复
dongdong1061 2014-08-20
  • 打赏
  • 举报
回复
可以直接使用
guolh 2014-06-05
  • 打赏
  • 举报
回复
例化,配置参数~~~~~~
lingdulebaishi 2014-05-30
  • 打赏
  • 举报
回复
如果你调用模块的话,生产IP核模块时候,你可以自己设置单通道还是双通道,全双工还是半双工,读写时钟信号,使能信号是否需要,lock信号是否需要都是可以根据自己的应用设置的,最简单的就是地址位,数据位,读写时钟就好了,一般还会用到使能en。 如果你FPGA外部挂ram或者FIFO,也可能挂DDR2,DDR3这些存储芯片时候,需要根据具体的芯片手册和时序要求来操作,例如可以看看SDRAM的操作
guolh 2012-06-20
  • 打赏
  • 举报
回复
根据你自己的需求,设置FIFO或RAM的参数,然后使用就可以了~~~
flora 2012-04-07
  • 打赏
  • 举报
回复
IP核生成的fifo/ram可以直接使用的,写一个上层文件,对定制好的fifo/ram进行元件例化,然后给出控制信号(读、写使能等)就可以了。当然自己也可以设计fifo/ram,但是这样麻烦,还占用FPGA资源多。
o_程序猿_o 2012-03-02
  • 打赏
  • 举报
回复
fifo或ram不是已经用模块调用实现的吗,然后就是给几个脚的控制信号就行了。就相当于你现在已经有了一块fifo与ram芯片,你还要去设计芯片干嘛,直接操作芯片就好了呗
net_friends 2012-02-29
  • 打赏
  • 举报
回复
看你应用咯
navy_xiao 2012-02-29
  • 打赏
  • 举报
回复
调用的模块。。。。只要给几个脚的控制信号就可以了?????? 还需要去写个专门的FIFO或RAM哦??
o_程序猿_o 2012-02-29
  • 打赏
  • 举报
回复
fifo与ram功能是临时存储数据,其本身的实现方法有二种:一是、在FPGA内部你可以用HDL语言或调用IP核实现。二、FPGA外接专用fifo与ram芯片。
fifo与ram实现了之后,对其的具体操作还是需要去用程序控制的(就是依据fifo或ram的读写时序,将数据写入或读出),不然谁知道数据该如何操作。
falloutmx 2012-02-29
  • 打赏
  • 举报
回复
一般来说,直接生成IP核然后调用即可。

2,432

社区成员

发帖
与我相关
我的任务
社区描述
硬件/嵌入开发 其他硬件开发
社区管理员
  • 其他硬件开发社区
加入社区
  • 近7日
  • 近30日
  • 至今
社区公告
暂无公告

试试用AI创作助手写篇文章吧