求解:电源与地之间的并联电容问题 [问题点数:40分,结帖人jxlyyr]

Bbs1
本版专家分:15
结帖率 92%
Bbs6
本版专家分:6659
Bbs1
本版专家分:15
Bbs6
本版专家分:6659
Bbs8
本版专家分:45770
版主
Blank
优秀版主 2014年11月论坛优秀版主
Blank
红花 2013年1月 硬件/嵌入开发大版内专家分月排行榜第一
2012年10月 硬件/嵌入开发大版内专家分月排行榜第一
2012年9月 硬件/嵌入开发大版内专家分月排行榜第一
2012年8月 硬件/嵌入开发大版内专家分月排行榜第一
2012年7月 硬件/嵌入开发大版内专家分月排行榜第一
2012年6月 硬件/嵌入开发大版内专家分月排行榜第一
2012年5月 硬件/嵌入开发大版内专家分月排行榜第一
2012年4月 硬件/嵌入开发大版内专家分月排行榜第一
2012年3月 硬件/嵌入开发大版内专家分月排行榜第一
2012年2月 硬件/嵌入开发大版内专家分月排行榜第一
2012年1月 硬件/嵌入开发大版内专家分月排行榜第一
2011年11月 硬件/嵌入开发大版内专家分月排行榜第一
2011年10月 硬件/嵌入开发大版内专家分月排行榜第一
2011年9月 硬件/嵌入开发大版内专家分月排行榜第一
Blank
黄花 2014年10月 硬件/嵌入开发大版内专家分月排行榜第二
2014年2月 硬件/嵌入开发大版内专家分月排行榜第二
2013年10月 硬件/嵌入开发大版内专家分月排行榜第二
2013年8月 硬件/嵌入开发大版内专家分月排行榜第二
2013年3月 硬件/嵌入开发大版内专家分月排行榜第二
2012年12月 硬件/嵌入开发大版内专家分月排行榜第二
2012年11月 硬件/嵌入开发大版内专家分月排行榜第二
2011年12月 硬件/嵌入开发大版内专家分月排行榜第二
Blank
蓝花 2014年4月 硬件/嵌入开发大版内专家分月排行榜第三
2014年1月 硬件/嵌入开发大版内专家分月排行榜第三
2013年12月 硬件/嵌入开发大版内专家分月排行榜第三
2013年11月 硬件/嵌入开发大版内专家分月排行榜第三
2013年4月 硬件/嵌入开发大版内专家分月排行榜第三
Bbs6
本版专家分:7718
Blank
红花 2018年7月 VC/MFC大版内专家分月排行榜第一
2017年10月 VC/MFC大版内专家分月排行榜第一
2016年3月 VC/MFC大版内专家分月排行榜第一
2014年10月 VC/MFC大版内专家分月排行榜第一
2014年9月 VC/MFC大版内专家分月排行榜第一
2014年7月 VC/MFC大版内专家分月排行榜第一
2014年6月 VC/MFC大版内专家分月排行榜第一
2014年5月 VC/MFC大版内专家分月排行榜第一
2014年4月 VC/MFC大版内专家分月排行榜第一
2014年2月 VC/MFC大版内专家分月排行榜第一
2013年7月 VC/MFC大版内专家分月排行榜第一
Blank
黄花 2019年5月 VC/MFC大版内专家分月排行榜第二
2019年4月 VC/MFC大版内专家分月排行榜第二
2019年3月 VC/MFC大版内专家分月排行榜第二
2018年10月 VC/MFC大版内专家分月排行榜第二
2018年9月 VC/MFC大版内专家分月排行榜第二
2018年8月 VC/MFC大版内专家分月排行榜第二
2018年5月 VC/MFC大版内专家分月排行榜第二
2017年12月 VC/MFC大版内专家分月排行榜第二
2017年6月 VC/MFC大版内专家分月排行榜第二
2017年5月 VC/MFC大版内专家分月排行榜第二
2017年1月 VC/MFC大版内专家分月排行榜第二
2016年11月 VC/MFC大版内专家分月排行榜第二
2016年4月 VC/MFC大版内专家分月排行榜第二
2014年11月 VC/MFC大版内专家分月排行榜第二
2014年1月 VC/MFC大版内专家分月排行榜第二
2013年10月 VC/MFC大版内专家分月排行榜第二
2013年9月 VC/MFC大版内专家分月排行榜第二
2013年6月 VC/MFC大版内专家分月排行榜第二
2013年4月 VC/MFC大版内专家分月排行榜第二
2012年6月 VC/MFC大版内专家分月排行榜第二
Blank
蓝花 2018年11月 VC/MFC大版内专家分月排行榜第三
2018年6月 VC/MFC大版内专家分月排行榜第三
2018年4月 VC/MFC大版内专家分月排行榜第三
2018年3月 VC/MFC大版内专家分月排行榜第三
2018年2月 VC/MFC大版内专家分月排行榜第三
2018年1月 VC/MFC大版内专家分月排行榜第三
2017年11月 VC/MFC大版内专家分月排行榜第三
2017年9月 VC/MFC大版内专家分月排行榜第三
2017年8月 VC/MFC大版内专家分月排行榜第三
2017年4月 VC/MFC大版内专家分月排行榜第三
2016年12月 VC/MFC大版内专家分月排行榜第三
2016年10月 VC/MFC大版内专家分月排行榜第三
2016年2月 VC/MFC大版内专家分月排行榜第三
2015年10月 VC/MFC大版内专家分月排行榜第三
2015年7月 VC/MFC大版内专家分月排行榜第三
2012年10月 VC/MFC大版内专家分月排行榜第三
Bbs5
本版专家分:2773
Bbs1
本版专家分:15
Bbs1
本版专家分:6
Bbs4
本版专家分:1210
Bbs1
本版专家分:10
在开关电源中 反馈电压分压电阻接输出的一个电阻并联一个电容的作用是什么。如图中C1就是一个例子
这个叫作微分负反馈。通常在电压反馈中<em>并联</em>在反馈通路上,主要是针对输入电压突然波动或者输出负载突然波动时,输出电压产生变化的时候增加反馈量(即反馈强度)以及时调整输出达到稳定。加快了<em>电源</em>的动态响应过程,使得输入电压突变或负载突变时输出波动范围减小,避免超调现象,增加稳定性。在实际使用中,如果参数配置合适,可使得开关<em>电源</em>即使运行在空载状态下也能稳定工作,而不会出现振荡(通常的开关<em>电源</em>会有假负载以增加空
旁路电容为何通常由一大一小两个电容并联
一个<em>电容</em>的实际模型是ESR串联一个电感,再串联一个<em>电容</em>。下图是实际旁路<em>电容</em>的模型。 其实际的阻抗是下面的公式,n代表<em>并联</em>的相同<em>电容</em>个数。 <em>并联</em>完全相同的<em>电容</em>,其阻抗和频率关系如下。 大<em>电容</em>由于容量大,所以体积一般也比较大,且通常使用多层卷绕的方式制作,这就导致了大<em>电容</em>的分布电感比较大(也叫等效串联电感,英文简称ESL)。 电感对高频信号的阻抗是很大的,所以,大<em>电容</em>的高
电池并联电容
有人喜欢在电池或者电瓶上<em>并联</em><em>电容</em>,今天查了一下,好像对稳定电池电压有点作用。 看了网上大部分的TP4056充电芯片外围连接方案,都没有连接温度检测脚,比较危险啊,一定要连上。...
STM32电源端为什么通过电容接地
这样接有什么好处? 只接VCC行吗, 答案: <em>电容</em>的特性是 通交流阻直流 刚上电时,电流不稳定,通过<em>电容</em>,可以避免高压脉冲引起STM32误动作
【硬件】电容一端接电源,另一端接地,起什么作用,什么时候才会有这样的接法
   看这个<em>电容</em>的位置,如果在<em>电源</em>输入输出部分,一般称为<em>电源</em>输入/输出滤波<em>电容</em>,用于稳定输出,对稳压有利。     如果是在放大器<em>电源</em>或者集成电路供电<em>电源</em>附近的,这个<em>电容</em>的标准叫法是:去耦<em>电容</em>。 一般用于<em>电源</em>滤波,使加到(运算放大器、半导体分立放大电路、功率放大电路)上的电压更加稳定。 这种<em>电容</em>的配置一般有两个:1个是容值比较大的电解<em>电容</em>,用于滤除低频干扰;容值比较小的那个无极性电...
op输入端并联电容
运算放大器输入端<em>之间</em>的<em>电容</em>为了滚降差动放大器的响应,某些设计人员会尝试在两个运算放大器输入端<em>之间</em>添加<em>电容</em>C1 以形成差分滤波器,如图 6 所示。这样做对于仪表放大器而言是可行的,但对于运算放大器却不可行。VOUT将会通过R2 而上下移动,形成闭合环路。在直流时,这不会产生任何<em>问题</em>,并且电路的表现与等式 2 所描 述的相一致。随着频率的增加,C1 电抗下降。进入运算放大器输入端的反馈降低,从而导致增...
有些直流电动机的出线端为什么要并联一个电容器?如何安装该电容器?
-
【硬件】在电路中电阻的两端并联一个电容,或者电容一端接电阻,一端接地,这两种情况电容分别起什么作用
 一、对于电子电路: 电阻的两端<em>并联</em>一个<em>电容</em>,为了减小对高频信号的阻抗,相当于微分,这样信号上升速度加快,用于提高响应速度;<em>电容</em>一端接电阻,一端接地,则相反,滤去高频,相当于积分,用于滤波。 最典型的应用就是放大电路中的高低音频控制。 二、对于电力电路: 不管RC串联还是<em>并联</em>,<em>电容</em>的作用都是一样的,<em>电容</em>的作用就是防止电压突变,吸收尖峰状态的过电压,串联的电阻起阻尼作用,电阻消耗过电压的能量,...
电阻 电容 并联电路
电阻 <em>电容</em><em>并联</em>,这是在晚上搜索的。 下面是一个升压电路,用proteus仿真看看效果。输入信号源 方波信号 5KHz 50%占空比 5V的电平,如下图,黄色为方波信号示波器A通道,绿色为示波器D通道。 感觉作用就是通高频 电阻泄放
大小电容并联 作用
http://www.51hei.com/chip/180.html 不要轻视小小<em>电容</em>哦。他的作用很大,你看有没有用过他的电子产品不。。什么地方都有如果用得不好,死得难看的,所以首先介绍<em>电容</em>的作用 作为无源元件之一的<em>电容</em>,其作用不外乎以下几种: 1、应用于<em>电源</em>电路,实现旁路、去藕、滤波和储能方面<em>电容</em>的作用,下面分类详述之: 1)滤波 滤波是<em>电容</em>的作用中很重
0.1uf 电容浅析
0.1uf <em>电容</em>浅析   所谓“都选用”仅适用于低频电路 高频电路中,几pF 的滤波<em>电容</em>也不稀罕   所谓0.1UF<em>电容</em>也不是任何类型的<em>电容</em>都可以,通常都选瓷介<em>电容</em>。   选择高频滤波<em>电容</em>的主要依据是频率特性,即阻抗-频率曲线。0.1UF瓷介<em>电容</em>(X7R)的 谐振频率(阻抗曲线“谷”点频率)大约为 10MHZ 多,表贴的大约为 16MHZ,而且阻抗也比 较低(1欧姆以下量级
极性与非极性电容并联的作用
一个极性<em>电容</em>和一个无极<em>电容</em><em>并联</em>在一起 这是为了达到什么目的? 作者:疯狂的蔬菜 链接:https://www.zhihu.com/question/35624312/answer/63821377 来源:知乎 著作权归作者所有。商业转载请联系作者获得授权,非商业转载请注明出处。 电路原理图画成一个极性<em>电容</em>和非极性<em>电容</em><em>并联</em>的形式,更加多地是为了在画板的过程中在PCB的丝印层添加相关的引
由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大?
对于噪声敏感的IC电路,为了达到更好的滤波效果,通常会选择使用多个不同容值的<em>电容</em><em>并联</em>方式,以实现更宽的滤波频率,如在IC<em>电源</em>输入端用1μF、100nF和10nF<em>并联</em>可以实现更好的滤波效果。那现在<em>问题</em>来了,这几个不同规格的<em>电容</em>在PCB布局时该怎么摆,<em>电源</em>路径是先经大<em>电容</em>然后到小<em>电容</em>再进入IC,还是先经过小<em>电容</em>再经过大<em>电容</em>然后输入IC。 我们知道,在实际应用中,<em>电容</em>不仅仅是理想的<em>电容</em>C,还具有等
经常看到在一个大的电容上还并联一个小电容,这是为什么?
因为大<em>电容</em>由于容量大,所以体积一般也比较大,且通常使用多层卷绕的方式制作(动手拆过铝电解<em>电容</em>应该会很有体会,没拆过的也可以拿几种不同的<em>电容</em>拆来看看,不过要注意安全,别弄伤手),这就导致了大<em>电容</em>的分布电感比较大(也叫等效串联电感,英文简称ESL)。大家知道,电感对高频信号的阻抗是很大的,所以,大<em>电容</em>的高频性能不好。而一些小容量<em>电容</em>则刚刚相反,由于容量小,因此体积可以做得很小(缩短了引线,就减小了ES
晶振接地电容计算
-
稳压模块在输入和输出引脚之间并联一个二极管的目地
三端稳压器最易损坏是输出脚(图中2脚)电压高于输入脚(图中1脚)而形成击穿, 因此使用中一般像图中<em>并联</em>一个二极管VD,它就是普通二极管。主要作用是:如果输入端C或C1出现短路, 则输出2脚会高于输入1脚,很容易击穿稳压器,所以反向<em>并联</em>一个二极管,对2脚电压进行泄放,使2脚到1脚电压限幅为0.7V,可有效保护稳压器不被反向击穿。
为什么晶振处加俩电容
晶振是晶体振荡器的简称,在电气上它可以等效成一个<em>电容</em>和一个电阻<em>并联</em>再串联一个<em>电容</em>的二端网络,电工学上这个网络有两个谐振点,以频率的高低分其中较低的频率是串联谐振,较高的频率是<em>并联</em>谐振。由于晶体自身的特性致使这两个频率的距离相当的接近,在这个极窄的频率范围内,晶振等效为一个电感,所以只要晶振的两端<em>并联</em>上合适的<em>电容</em>它就会组成<em>并联</em>谐振电路。 在电感和<em>电容</em><em>并联</em>的电路中,当<em>电容</em>的大小恰恰
运放输出接电容会带来的问题
最近在电路设计的时候,运放输出需要接<em>电容</em>,而这种情况可能导致振荡,我在论坛求助得到的帮助及整个学习过程摘录于此。各位同仁大家好! 最近在使用运放的时候遇到一个<em>问题</em>:我采用NE5532对输入信号进行放大,计划是先用一个NE5532的一路放大器进行一级放大,放大以后采用8阶的lc滤波,然后再用NE5532的第二路放大器进行二级进行放大,一级电路放大如下图所示。电路完成以后调试发现当我将输入信号的耦合电
TL431并联电容
稳压二极管在电路中工作时,其自身会产生一种不规则的周期性噪声,这种不规则的噪声称为齐纳噪声。尽管齐纳噪声的电平不高,但它却是影响稳压二极管输出特性的重要原因之一。为了减小稳压二极管的输出噪声,可用一只<em>电容</em>器与稳压二极管<em>并联</em>使用,这样,<em>并联</em>的<em>电容</em>就可以吸收稳压二要管的齐纳噪声,以改善稳压二极管的输出特性。另外,<em>并联</em>在稳压二极管上的<em>电容</em>还可以吸收<em>电源</em>的纹波,使得稳压二极管的输出电压更加平稳。其次,当稳
两个0.1uf 电容造成的两个BUG
两个0.1uf <em>电容</em>造成的两个BUG 发布时间:2013-04-03 09:47:57 原文地址链接:http://bbs.ednchina.com/BLOG_ARTICLE_3011787.HTM,感谢作者     近期碰到两个BUG ,一个是我自己造成的,一个是帮别人解决的,都是跟0.1uf <em>电容</em>有关 第一个BUG ,是在调试单线CA
电容与电感串联直流电路系统分析
因为个人兴趣爱好所致,最近在学习模拟电路方面的知识。在<em>电容</em>、电感串联电路学习时费了很长时间,特此记录一下学习心得,帮助自己总结也帮助同我一样的初学者。在此特别感谢对我进行帮助的各位热心网友:无敌小河马、老洪电子、麻辣香锅等朋友。
电阻电容串联并联关系,一辈子受益
电阻串联、<em>并联</em>: 我们知道串联就是电阻R1、R2首尾依次相连,它们的总电阻R=R1+R2,也就是串联后总电阻为各个电阻之和,总阻值增加,大于任何一个相串联的电阻;<em>并联</em>就是电阻R1、R2首首、尾尾相连,它们的总电阻为R=R1R2/(R1+R2),总阻值降低,比最小的电阻也小。 如何理解电阻串联、<em>并联</em>后这种性质呢?有一个重要的公式叫做电阻定律R=ρl/S,ρ为导体的电阻率,为一常数,l为导体的长度...
LDO 输出电容
曾有网友认为:很多时候,LDO 输入输出都是 CERAMIC OR TAN CAPACITOR,两者皆可,只要能达到对应的<em>电容</em>值就可以,至于说“必须”往往是产品设计时最好效应而已,一般而言,钽<em>电容</em>比陶瓷<em>电容</em>贵,但性能稳定,有很好的纹波输出,考虑其性价比选择对应的<em>电容</em>而已。是这样吗?我的看法则不尽相同,试论如下:1、稳压器的稳定性取决于回路增益和回路相移,LDO 也不例外。2、通常所有的 LDO 都会要求其输出<em>电容</em>的 ESR 值在某一特定范围内,以保证输出的稳定性。 LDO 制造商会提供一系列由输出<em>电容</em> ES
Vcc和GND之间电容的作用
那个是滤波<em>电容</em>。在数字电路中 104 的<em>电容</em>非常非常常见。主要目的是滤掉电磁干扰杂波。在这里有这个<em>电容</em>会保险很多。如果你附近有一高压<em>电源</em>关断,来一个高尖峰说不定你的看门狗就跑出来了。
电容串联并联问题
<em>电容</em>器<em>并联</em>时,相当于电极的面积加大,<em>电容</em>量也就加大了。<em>并联</em>时的总容量为各<em>电容</em>量之和:C并=C1+C2+C3+……顺便说说<em>电容</em>器的串联。若三个<em>电容</em>器串联后外加电压为U,则U=U1+U2+U3=Q1/C1+Q2/C2+Q3/C3,而电荷Q1=Q2=Q3=Q,所以Q/C串=(1/C1+1/C2+1/C3)Q1/C串=1/C1+1/C2+1/C3可见,串联后总<em>电容</em>量减小。<em>电容</em>器串联时,要<em>并联</em>阻值比<em>电容</em>器绝
在电子电路中经常会碰到这样一类电路,即在一个大的<em>电容</em>上还<em>并联</em>着一个小的<em>电容</em>。<em>电容</em>的这种接法到底起着什么样的作用?为了找出这个<em>问题</em>的答案,在网上查了些资料,看到很多人给出的观点几乎都集中在这一点上,那就是:大<em>电容</em>用于滤除低频,小<em>电容</em>用于滤除高频。于是乎都接受了这个观点(在稳压<em>电源</em>电路就经常使用这种电路)但是,当回过头来想想为什么这样接时,上述观点似乎又跟理论产生了些矛盾,因为从理论上讲<em>电容</em>的阻抗为1
FPGA电源旁路电容取值(转自tengjingshu的博客)
ilove314也有篇文章FPGA<em>电源</em>的旁路<em>电容</em>值计算,我就是看了他的文章才知道应该注意旁路<em>电容</em>的取值<em>问题</em>的,再次对他表示感谢!他这篇文章主要参考 Xilinx应用笔记xapp158.pdf,而我这篇文章主要参考Altera的文章” Power Supply Integrity”。(本文对旁路<em>电容</em>和去耦<em>电容</em>不作区分,至于两者的区别参看下文)。 好的旁路和去耦能改善<em>电源</em>的信号完整性,
电路相关----积分电路电容上并电阻的作用
在书(The Art of Electronics)上看到“If the residual drift of the integrator is still too large for a given application, it may be necessary to put a large resistor R2 across C to provide dc feedback for sta...
【硬件】电容和电感串联接地的作用
 <em>电容</em>和电感串联一般是组成串联谐振电路,作用是,一种当串联在信号通道中时,是用来选频的,让选中频率的信号通过,或叫通带滤波器。一种当<em>并联</em>在信号通道上,而且一端接地是滤波作用,是把选中频率的信号滤掉,即对地短路了。...
一个大电容和一个小电容并联
<em>电容</em>:通高频组低频 在电路中通常会遇到两个<em>电容</em><em>并联</em>,主要是滤波, 大<em>电容</em>滤掉频率比较低的信号, 小<em>电容</em>滤掉频率比较高的信号, 通过的信号的频率就是在这两个<em>电容</em>滤掉<em>之间</em>那一段。 详情请参考此链接:点我!...
ADC转换点跨接电容的作用
文章目录<em>问题</em>解决办法 <em>问题</em> ADC采集两个电阻分压后的电压的时候,ADC转换出来的电压值和万用表量出来的不一样差异还挺大,但只要在采集点和GND<em>之间</em>跨接一个小<em>电容</em>(比如0.1uf)就解决<em>问题</em>了 解决办法 MCU的ADC,输入首先是一个采样电路,等效一个电子开关、串联电阻、采样保持的负载<em>电容</em>。 在采样时间内,外部信号源,信号源内阻,采样电阻内阻,对采样<em>电容</em>充电。 要采样准确,需要采样时间足够,内阻...
电源滤波电容的选取和选择
       在整流滤波电路中,滤波<em>电容</em>的选取多是使用公式RC≥(3~5)T/2,且在实际电路设计中,一些人也认为滤波<em>电容</em>越大越好,其实这种想法是片面的,本文将对这一<em>问题</em>进行深入的探讨。文章首先阐述了研究滤波<em>电容</em>选取的必要性,其次对电路进行了理论上的分析和计算,然后,根据理论计算结果编写程序,模拟电路的工作过程。最后,通过举例讨论滤波<em>电容</em>对电路中的电流、电压及对其它元件参数的影响,从而为优化电路设
电源输入输出的电容顺序该怎么摆放?
来自专治PCB疑难杂症主群(群友突破1200人啦,添加杨老师微信号Johnnyyang206,可添加入群)的疑难杂症:<em>电源</em>输入输出的<em>电容</em>顺序该怎么摆放? 关注微信公众号:专治pcb疑难杂症 (PCBDoctor) 解决遇到的各种PCB疑难杂症。 整理:杨老师 专治PCB疑难杂症群平台简介 专治PCB疑难杂症微信群平台由8个科室的老师创办,目前群友已经突破1200人...
低功耗设计中电容对系统的影响(二)
通读了稳压芯片手册,刚开始遇到这个<em>问题</em>,怀疑是拿了国产的稳压芯片,参数较差,之后通过更换1117等,其他型号、批次的芯片,得到一样的结果。最后,根据电路常识,将稳压芯片输出端的10uF<em>电容</em>提高到100uF,果然没有再复位。通过示波器也得到了较好的效果,但是还是有一样的<em>问题</em>,只是拉低的幅度提高到2.4V左右,没有引起系统复位。做了各种尝试,排除PCB设计的<em>问题</em>,排除硬件开关电路设计的<em>问题</em>,排除负载芯
DC-DC模块输入端电容对12V电源纹波的影响
1. 目标 说明DC-DC模块输入端极性<em>电容</em>对供<em>电源</em>纹波的影响,强调DC-DC输入端极性滤波<em>电容</em>的重要性!   2.DC-DC模块介绍 DC-DC模块的输入<em>电源</em>大小为12V,核心芯片为MP24943,输出<em>电源</em>大小为5V,电路原理图如下(输入端不添加极性滤波<em>电容</em>): 输入端添加极性滤波<em>电容</em>(100uF/25V)后,电路原理图如下: 3. 测试数据: 4. 数据分析 测试表...
电容的串联和并联的区别与计算
                                          <em>电容</em>的串联和<em>并联</em>的区别与计算        <em>并联</em><em>电容</em>器组的等效<em>电容</em>比<em>电容</em>器组中任何一个<em>电容</em>器的<em>电容</em>都要大,但各<em>电容</em>器上的电压却是相等的,因此<em>电容</em>器组的耐压能力受到耐压能力最低的那个<em>电容</em>器的限制。   串联<em>电容</em>器组的等效<em>电容</em>比<em>电容</em>器组中任何一个<em>电容</em>器的<em>电容</em>都要小,但由于总电压分配到各个<em>电容</em>器上,所以<em>电容</em>器组的耐压...
线性稳压器LDO并联在输入输出端二极管的作用
该二极管D1的作用在于当插头断开时,LDO的输入端的电压会降低,如果输出端<em>并联</em>有大<em>电容</em>则可能导致输入端的电压比输出端的电压下降更快,这将导致LDO的输出电压高于输入电压,不加该保护二极管D1,压差过高时对于LDO的伤害是巨大的,从右上电路图可以看出LDO的输入和输出,分别是三极管的发射极和集电极,对于PNP管而言,发射极和集电极<em>之间</em>的反向耐压值比较低,加上该保...
电容并小电容的作用
https://wenku.baidu.com/view/c82bf1e05901020206409cae.html
深入理解电容器的等效串联电阻(ESR),多个小电容并联取代大电解电容的作用
<em>电容</em>的等效串联电阻ESR 普遍的观点是:一个等效串联电阻(ESR)很小的相对较大容量的外部<em>电容</em>能很好地吸收快速转换时的峰值(纹波)电流。但是,有时这样的选择容易引起稳压器(特别是线性稳压器 LDO)的不稳定,所以必须合理选择小容量和大容量<em>电容</em>的容值。永远记住,稳压器就是一个放大器,放大器可能出现的各种情况它都会出现。由于 DC/DC 转换器的响应速度相对较慢,输出去耦<em>电容</em>在负载阶跃的初始阶段
电源纹波产生的原因及去耦电容的选取
1.<em>电源</em>纹波产生的原因 首先说明一下芯片<em>电源</em>引脚产生纹波的原因。如下是一个典型的门电路输出级。
电源滤波电容计算
桥式整流电路的滤波<em>电容</em>取值在工程设计中,一般由两个切入点来计算。 一是根据<em>电容</em>由整流<em>电源</em>充电与对负载电阻放电的周期,再乘上一个系数来确定的, 另一个切入点是根据<em>电源</em>滤波输出的波纹系数来计算的,无论是采用那个切入点来计算, 滤波<em>电容</em>都需要依据桥式整流的最大输出电压和电流这两个数值。 通常比较多的是根据<em>电源</em>滤波输出波纹系数这个公式来计算滤波<em>电容</em>。 C》0.289/{f×(U/I)×ACv} C,是滤波...
按键并联一个电容
用10K的上拉电阻与按键串联,然后按键<em>并联</em>一个去抖<em>电容</em>,以用来消除按键的机械抖动 <em>电容</em>的计算方法如下: <em>电容</em>的容值是根据机械按键的触点抖动频率而定,一般机械按键的抖动频率为100Hz左右,当按键闭合抖动时接触时间在毫秒级,根据<em>电容</em>充放电的时间t=0.7*根号RC R=10K,C选0.1uF,<em>电容</em>的充放电时间约20ms,大于抖动时间,可将抖动滤除掉 通常<em>电容</em>C选取0.01uF~1uF   计...
开关电源学习笔记2 --- Boost变换器的基本原理
Boost变换器
按键电路加电容的理解
之前看书上说,<em>电容</em>充放电的特性将按键按下去的抖动就给滤掉了,但是不理解,到底怎么滤掉的呢?          直到做了实验,才理解。读万卷书不如行万里路,说的很对。——一切理论来自实验。          如下图,蓝色信号线就是加入了<em>电容</em>之后的效果,从这看出它将抖动的波形变成了平滑、稳定的上升沿或下降沿波形,这样对于IO口的识别就很容易、很稳定了。当然理想化的波形是下面黄色信号线那样方方正正,...
滤波电容、去耦电容、旁路电容作用及区别
<em>电容</em>在减小同步开关噪声起重要作用, 而<em>电源</em>完整性设计的重点也 在如何合理地选择和放置这些<em>电容</em>上。各种各样的<em>电容</em>种类繁杂,但无 论再怎么分类,其基本原理都是利用<em>电容</em>对交变信号呈低阻状态。交变 电流的频率 f 越高,<em>电容</em>的阻抗就越低。旁路<em>电容</em>起的主要作用是给交 流信号提供低阻抗的通路; 去耦<em>电容</em>的主要功能是提供一个局部的直流 <em>电源</em>给有源器件,以减少开关噪声在板上的传播和将噪声引导到地
深入芯片内部,理解去耦电容的作用
2016-05-07 硬件十万个为什么 http://mp.weixin.qq.com/s?timestamp=1463301593&src=3&ver=1&signature=Kqrc177hW9l2zJKHO5mDw7dKZ9WbGkt4oDkpPyBggwOnEZP2z9Y5BbBaXlNGN9qc9gHrznAt8GEo1IGAJZzkJ*8Ma2meH5EUWYK1z7xsgoDw
直流电机并联瓷片电容有什么用
直流电机电气噪音的典型频谱是一频带很宽且杂乱的脉冲信号,如未采取必要抑制措施,很多情况其电气干扰电平会超过限值(EMC)。 直流电机的电气噪音是尖峰电压,主要是由马达电刷产生的。是由电刷与换向片触点的断开产生的。 <em>电容</em>的作用是通过向噪声源的公共端提供一条阻抗很低的通路来将电压尖峰旁路掉。 <em>电容</em>可以接在马达的每根引线与地<em>之间</em>,也可以接在两根引线<em>之间</em>。
按键并联电阻电容
如果用10K的上拉电阻与按键串联,然后按键<em>并联</em>一个去抖<em>电容</em>,以用来消除按键的机械抖动。 <em>电容</em>的计算方法如下: <em>电容</em>的容值是根据机械按键的触点抖动频率而定,一般机械按键的抖动频率为100Hz左右,机械抖动时间约为10ms。 当按键闭合抖动时接触时间在毫秒级,根据<em>电容</em>充放电的时间t=0.7*根号RC R=10K,C选0.1uF,<em>电容</em>的充放电时间约20ms,大于抖动时间,可将抖动滤除掉 通常<em>电容</em>C
退耦电容,旁路电容和滤波电容的一些区别?
退耦<em>电容</em>,旁路<em>电容</em>和滤波<em>电容</em>的一些区别  去耦<em>电容</em>: 储能作用,减少浪涌电流。 增加<em>电源</em>和地<em>之间</em>的交流耦合(注意直流<em>电源</em>里面也会有少部分交流电)。 <em>电容</em>值较大一般1uF~100uF<em>之间</em>。对于对<em>电源</em>滤波,大于100uF更好,不过相应成本会更高。注意如果输出信号滤波的话,<em>电容</em>值大的话会出现波形上升缓慢的情况,反应迟钝。 旁路<em>电容</em>: 在电路中,<em>电容</em>起到对交流信号提供低阻抗的作用,说白了对交...
电源设计中的电容应用实例
<em>电源</em>往往是我们在电路设计过程中最容易忽略的环节。其实,作为一款优秀的设计,<em>电源</em>设计应当是很重要的,它很大程度影响了整个系统的性能和成本。   这里,只介绍一下电路板<em>电源</em>设计中的<em>电容</em>使用情况。这往往又是<em>电源</em>设计中最容易被忽略的地方。很多人搞ARM,搞DSP,搞FPGA,乍一看似乎搞的很高深,但未必有能力为自己的系统提供一套廉价可靠的<em>电源</em>方案。这也是我们国产电子产品功能丰富而性能差的一个主要原因,根
去耦电容的选择、容值计算和pcb布局布线详解
    去耦<em>电容</em>的应用的非常广泛,在电路应用过程中对于去耦<em>电容</em>的容值计算和PCB电路布局布线有一些我们必须要了解的技巧。   有源器件在开关时产生的高频开关噪声将沿着<em>电源</em>线传播。去耦<em>电容</em>的主要功能就是提供一个局部的直流<em>电源</em>给有源器件,以减少开关噪声在板上的传播,和将噪声引导到地。 去耦<em>电容</em>的容值计算   去耦的初衷是:不论IC对电流波动的规定和要求如何都要使电压限值维持在规定的允许误差范围之...
PCB设计的十大误区之电容布局布线-“电源加磁珠”
滤波半径还是基于著名的四分之一波长理论。(四分之一波长理论在高速先生的各种文章会反复多次出现,为了方便大家理解,我们会专题讨论各种四分之一波长的<em>问题</em>,这里就不再赘述,如果觉得理解这篇文章有<em>问题</em>,可以单独和高速先生进行讨论)<em>电容</em>去耦半径理论认为,当<em>电容</em>的位置距需要滤波的器件(管脚)的距离刚好是四分之一波长的时候,<em>电容</em>的补偿电流和信号噪声电流相位刚好相差180度,滤波失效。所以为了保证<em>电容</em>的滤波作用,
电源并联均流--UC3907,UC3902
<em>并联</em>均流 目前,<em>并联</em>均流在当代的应用可谓是越来越广泛,<em>并联</em>均流是值得我们好好学习的,现在我们就深入了解<em>并联</em>均流,希望本文能对各位读者有比较大的参考价值。 <em>并联</em>均流 什么是<em>并联</em>均流 如果你说的是电路的<em>问题</em>,那就是<em>并联</em>以后,每个电阻元件的两端电压是相等的,而总电路电流等于两个电阻上电流之和,所以说起到了一定的分流作用。 直流稳压<em>电源</em><em>并联</em>均流及实现 一
BUCK电路中的BOOT电容
BUCK电路一种开关<em>电源</em>,其由高管与低管轮流导通进行降压。一般的其拓扑结构如下: 当VCC电压与VO电压接近时,高管的VGS过小使得高管无法打开。 对于MOSFET,导通的条件是栅-源极<em>之间</em>的电压(Ugs)大于某个阀值,这个阀值不同的管其值不尽相同。下图所示是一个NMOS的半桥,对于低端的管子Q2,由于其源极接地,所以当要求Q2导通时,只要在Q2的栅极加个一定的电压即可;但是,对于高端的管子Q...
直流电源滤波电容选择
滤<em>电容</em>器根据负载电流的大小来选择。负载电流越大,滤波<em>电容</em>应该用得越大。一般可根据以下原则选择:   负荷电流(A)   2  1  0.5-1  0.1-0.5 0.1以下 0.05以下   滤波<em>电容</em>(μF) 4000 2000  1000   500  200-500  200   当<em>电源</em>电压大于30V时,<em>电容</em>值可以适当减小。 什么是CBB<em>电容</em>,独石<em>电容</em>,电解<em>电容</em>? 1、聚酯(涤纶)<em>电容</em>(CL)
晶振旁的电阻(并联与串联)和电容的作用
  无源晶振再使用时可以见到如下几种形式,具体如下: 1. 2. 3.   各种形式基本都有,最常见的就是下图中的格式: 4.   首先按照1.<em>电容</em>的有无?2.<em>并联</em>电阻和串联电阻的作用?两部分进行说明 一、<em>电容</em>的作用 1、晶体旁边不加<em>电容</em>是可以的。 2、晶体旁边加的这个<em>电容</em>被我们称之为晶体负载<em>电容</em>。晶体的谐振频率为Fr,加了<em>电容</em>的谐振频率为有载谐振频率FL。晶体谐...
RC串并联电路
首先明确一个概念,电阻在电路中起阻碍作用,<em>电容</em>在电流中也有阻碍作用。电阻对直流和交流的阻碍作用变化不大,而<em>电容</em>对直流和交流的阻碍作用差异非常大。所以这里我们针对<em>电容</em>就要知道一个概念-容抗。关于容抗不再讨论。 一、RC 串联 当直流加在串联RC中时,由于<em>电容</em>不通,故相当于阻碍作用非常大。如果变为交流信号,随着频率的增加,导通信号会越来越好,就说明<em>电容</em>在此时表现的阻碍作用越来越弱。但是当频率增加到一定...
去耦电容的作用
首先要解释一下耦合,耦合就是互相影响,正如变压器的原边会影响副边,同时副边也会影响原边,这就让人想起金庸小说里的七伤拳,伤人伤己。 那么去耦,就是减少耦合,减少互相影响。其实这里的去耦<em>电容</em>跟滤波<em>电容</em>的意思是一样的。但是为什么要另起一个名字呢?笔者认为,如果耦合的反义词是滤波的话,往往会让人摸不着头脑,所以需要再起一个名词叫去耦,这样刚好满足人们语言表达的需求。 那么,下面解释一下去耦<em>电容</em>的作用
马达两端并联电容有什么作用?
直流电机电气噪音的典型频谱是一频带很宽且杂乱的脉冲信号,如未采取必要抑制措施,很多情况其电气干扰电平会超过限值(EMC)。 直流电机的电气噪音是尖峰电压,主要是由马达电刷产生的。是由电刷与换向片触点的断开产生的。 <em>电容</em>的作用是通过向噪声源的公共端提供一条阻抗很低的通路来将电压尖峰旁路掉。<em>电容</em>可以接在马达的每根引线与地<em>之间</em>,也可以接在两根引线<em>之间</em>。在电刷与地<em>之间</em>接入<em>电容</em>会有很大效果。 减小噪声的另一...
为什么要使用去耦电容?去耦电容的工作原理。
去耦<em>电容</em>总结 1 理想<em>电容</em>,实际<em>电容</em>? 理想<em>电容</em>:一个完美的<em>电容</em>,自身不会产生任何能量损失,在任何频率下都呈现“容性”。 实际<em>电容</em>:实际上,因为制造<em>电容</em>的材料有电阻,<em>电容</em>的绝缘介质有损耗,各种原因导致<em>电容</em>变得不“完美”。实际上的<em>电容</em>等于等效串联电感ESL、等效串联电阻ESR、与理想<em>电容</em>的串联,因此其特性与频率有关。 2 用...
并联电容器总结与理解
<em>并联</em><em>电容</em>器使用图示<em>并联</em><em>电容</em>器使用的三个方面:物理意义,线路,参数计算1.物理意义:        图中的电流表是供电公司收费的依据,而一般工厂的实际使用的功率为有功功率(无功功率不可缺但是有功功率是实际产生的生产力),电路中接的负载感性负载,会产生感生电动势(相应的会存在感生电流),使主线路上的电流减小,电流表示数减少,相应的供电公司收费金额相应的减少,生产公司实际应用的能源总量不变(有功功率),
滤波,去耦,旁路电容的选取问题
<em>电容</em>的特性是正半周时充电,负半周时放电,高频信号频率较高,它会在负半周时没等电压放完,正半周又到来开始充电。<em>电容</em>容量过大,将在<em>电容</em>上聚集很高的电压或杂波,根本滤不下去,将传到后级形成干扰。所以只有小容量<em>电容</em>,才能滤去我们选用频率以外的杂波干扰或频率。在稳压<em>电源</em>上,在大滤波<em>电容</em>后边并上0.01微法<em>电容</em>,就是这个意思,使其能够同时滤去电火花等尖峰干扰波。         滤波<em>电容</em>用在<em>电源</em>整流...
op反馈电阻并联反馈电容
反馈电阻<em>并联</em>反馈<em>电容</em> 反馈<em>电容</em>(C 5 )起积分作用,可抑制或平滑噪声的干扰 。C 5 越大, 抑制噪声的能力就越强, 但要降低响应 速度 ,要权衡考虑其取值
可控硅电路的电容电阻的作用
R8 / C2 是高通滤波,把可控硅导通、关断所产生的高次谐波短路。 计算依据:高通低端的截至频率大于市电频率。具体大多少,靠经验看着办,一般在市电5倍、十倍。 R6、R7都是光耦输出侧的负载。 R6有点保护作用,可有可无,不宜大。 R7很重要,提供可控硅导通所需要的压降。阻值 = 可控硅导通的最低压降 / 光耦导通的电流,稍取大一些 。
电阻电容并联串联值计算工具
常用电子元件包括电阻、<em>电容</em>、电感<em>并联</em>或串联值计算工具,还可计算电压电流、频率。
电设——开关电源——LM2596
LM2596是一款比较老的开关<em>电源</em>芯片了,但是架不住比较好用啊,它的<em>电源</em>效率并不算高,但在一般新手级玩家手中差不多能达到75%的<em>电源</em>效率,在此我说说我的理解。 它的外围电路定义的非常简单,5个引脚,采用TO-220封装的话,比较适合焊接与布局,引脚分为两排,相间分布。 先上图: 1、一号引脚通过输入<em>电容</em>接如输入<em>电源</em>,这个就不需要解释了。<em>电容</em>用来减小输入电压的波动,起滤波作用,我一般使用470
电路中能否使用无极性电容替换等容量的极性电容
理想的<em>电容</em>器应是无极性的,这样的<em>电容</em>可以用在任何交流或直流电路中。一般地,只要容量,耐压都相同,就可以用无极性<em>电容</em>代替电解<em>电容</em>(反之则不一定行)。实际应用还要考虑体积,价格以及<em>电容</em>的其他指标差别。电解<em>电容</em>之所以有极性,是由于其制造方法,这种制造方法可以造出容量/体积比很大的<em>电容</em>,约为其他方法中最高值的十倍,但是也带来了极性,即不能反向连接,使用受限。电解<em>电容</em>大都用在脉动直流滤波或<em>电源</em>退耦,当然就这
关于电容串联并联问题
<em>电容</em>器<em>并联</em>时,相当于电极的面积加大,<em>电容</em>量也就加大了。<em>并联</em>时的总容量为各<em>电容</em>量之和:C并=C1+C2+C3+…… 顺便说说<em>电容</em>器的串联。若三个<em>电容</em>器串联后外加电压为U, 则U=U1+U2+U3=Q1/C1+Q2/C2+Q3/C3, 而电荷Q1=Q2=Q3=Q,所以Q/C串=(1/C1+1/C2+1/C3)Q 1/C串=1/C1+1/C2+1/C3 可见,串联后总<em>电容</em>量
开关电源的滤波电容的容量选
http://bbs.21dianyuan.com/thread-1008-1-1.html
电磁炉主谐振电路研究与功率控制
电磁炉主谐振电路研究与功率控制   转载▼ 标签:  原理 分类: 硬件知识 摘要:详细分析了电磁炉主谐振电路的拓扑结构和工作过程,基于模糊控制理论,给出了负载变化时控制功率稳定的智能控制方法。 关键词:电磁炉;主谐振电路;模糊控制 0、引言 由电力电子电路组成的电磁炉(Induction cooker)是一种利
电路中串联 并联 电阻作用
 这个<em>问题</em>,主要看电阻使用在什么性质的电路上,当处于线性电路上时,电阻在电路上按串联电路上电压分布的特点,电阻就是起降压作用;相关信息世界上第一个乘坐飞机的人是谁?飞机为什么能在天上自由的飞?中国最大的飞机场在哪?纸密封垫是怎么加工的我去年在民生公司租煤气罐,合同上说明半年......问了好多厂家,都只有玻璃钢的或者卡通的,......一个直径为50,长50的毛胚,在右端面加......谁能
一个大的电容上还并联一个小电容
因为大<em>电容</em>由于容量大,所以体积一般也比较大,且通常使用多层卷绕的方式制作(动手拆过铝电解<em>电容</em>应该会很有体会,没拆过的也可以拿几种不同的<em>电容</em>拆来看看,不过要注意安全,别弄伤手),这就导致了大<em>电容</em>的分布电感比较大(也叫等效串联电感,英文简称ESL)。大家知道,电感对高频信号的阻抗是很大的,所以,大<em>电容</em>的高频性能不好。而一些小容量<em>电容</em>则刚刚相反,由于容量小,因此体积可以做得很小(缩短了引线,就减小了ES
晶振匹配电容失配的影响
之前在做一块电路板的时候遇到这样一个<em>问题</em>:当时公司需要设计一款通信类产品,暂时命名为A系统。A系统硬件设计完成以后,调试过程发现晶体无法正常振荡。但是时钟电路是已经被验证过的成熟设计。硬件设计找不到原因,最终找到一种妥协的办法:在编写软件的时候调整了晶振起振的等待时间,板子终于开始正常工作了。就这样,软硬件调试完毕以后,正式交予生产部门投产。几个月之后,售后服务人员反映,同一个晶体在A系统不容易起
电源去耦的原因-和如何电源去耦
浅谈<em>电源</em>去耦——<em>电源</em>去耦的原因【转载】 浅谈<em>电源</em>去耦系列第一篇,希望从定性的角度谈谈自己对<em>电源</em>去耦的理解。也是Andrew的第一篇博文,希望大家支持,不足之处也请各位多多指正浅谈<em>电源</em>去耦——<em>电源</em>去耦的原因1.理想的<em>电源</em>: “理想的<em>电源</em>”的电压是稳定不变的,没有任何噪声的,输出功率是不受限制的,并且响应速度是无限快的。即无论负载的消耗的电流如何变化、以怎样的速度变化,<em>电源</em>的电压都应该是一个稳定不变
关于交流电源输出滤波的理论分析(滤波电容的功能分析及容值大小的确定)
1、本文梗概       低压交流<em>电源</em>到直流电压的变换主要是通过整流桥和滤波<em>电容</em>处理的,本文主要分析输出直流电压的纹波和滤波<em>电容</em>、负载大小的关系。 2、电路图及其输出波形       待分析的电路如图 1所示,R1相当于负载。图 2中红色为R1两端的电压波形,绿色也为R1两端的电压波形(去掉C1、C2、C3<em>电容</em>)。                                         ...
一位牛人写的关于开关电源的啸叫原因经验,比较实用!
转自: http://bbs.21dianyuan.com/2521.html ================================================================================================================================== 变压器(Transformer)浸漆不
一个跨电源分割区的问题
一个跨<em>电源</em>分割区的<em>问题</em>这是PCBBBS网一个<em>电源</em>分割的<em>问题</em>... 可能是跨Moat會造成能量激增,可以用add cap的方式來平衡兩個部分的noise...另一方面可能是:高速线跨切割时,它的回路会被破坏,而且路径会变远,所以有人会建议加<em>电容</em>,让它的回路缩短个人理解:高速线跨分割区的时候,如果不加<em>电容</em>,那么这些高速线的回流就会绕过分割区,这样就会形成一个很大的环路,
电路设计之电源篇浅谈
在电路设计中涉及到<em>电源</em>部分的设计,关于<em>电源</em>芯片的选型是个很重要的<em>问题</em>。很多人知道用三端稳压集成电路LM7805,因为这种<em>电源</em>芯片用得最多,电路应用范例也成熟。在我设计电路中接触到的<em>电源</em>芯片,下面介绍几种,仅供参考。 对于LM7805这种<em>电源</em>芯片设计输入电压要求不是很大,不加滤波<em>电容</em>,都可以稳定输出5V电压,为了电路更好地工作,还是要设计的全面些,这是数据手册提供的典型固定输出电压应用电路参考:
整流滤波时电容和电感大小型号的选择
纸介<em>电容</em> 用两片金属箔做电极,夹在极薄的<em>电容</em>纸中,卷成圆柱形或者扁柱形芯子,然后密封在金属壳或者绝缘材料(如火漆、陶瓷、玻璃釉等)壳中制成。它的特点是体积较小,容量可以做得较大。但是有固有电感和损耗都比较大,用于低频比较合适。  云母<em>电容</em> 用金属箔或者在云母片上喷涂银层做电极板,极板和云母一层一层叠合后,再压铸在胶木粉或封固在环氧树脂中制成。它的特点是介质损耗小,绝缘电阻大、温度系数小,适宜
电源附近的电容的作用分析
通常PCB设计时,需要在<em>电源</em>附近加一些滤波<em>电容</em>,我经常看到会加一系列大小的<em>电容</em>值,比如:2200pF,0.01uF,0.1uF,4.7uF,为什么要加这么多<em>电容</em>? 小電容濾高頻﹐大電容濾低頻  同一频率下容量大的<em>电容</em>器容抗小,这样小<em>电容</em>似乎并没有什么作用,但是大<em>电容</em>的高频特性比较差,在高频时,存在着感抗,所以频率高到一定程度时,阻抗反而大于其容抗,所以要<em>并联</em>小<em>电容</em>.具体操作遵循着小<em>电容</em>先(
altium designer DSP2812主控板 原理图
altium designer画的, DSP2812主控板 sch 原理图 包括晶振电路 <em>电源</em>电路 采样电路 LED灯 PWM驱动电路 数码管显示电路 等等
LC电源滤波
参考资料 《仿真 SSO 噪声通过电磁仿真和瞬态电路仿真可以精确预测出 SSO 噪声性能》   作者:Michael Brenneman  Ansoft公司技术总监 名词解释 sso     多个输出驱动电路同时改变状态时,<em>电源</em>系统中变化的电流会引起电压感应,从而产生<em>电源</em>扰动,这些扰动称为SSO噪声。它会在输出驱动电路、输入接收电路或内 部逻辑电路<em>之间</em>产生有害的瞬态电压。同步切换噪声的产
开关电源中输出电容的ESR会影响负载的动态响应
本文借助于Cadence进行PSpice仿真,验证开关<em>电源</em>中输出<em>电容</em>的ESR对负载动态响应的影响。 负载的动态响应会被输出<em>电容</em>的ESR和ESL影响,ESR一般为mΩ等级,ESL的影响目前考虑的不多,一般考虑ESR就可以了。 以下以TPS54620为例,通过修改下图R262的值,验证ESR对负载动态响应的影响。 图1 验证ESR对负载动态响应影响的仿真电路 上图中U4为定时关闭开关Sw_...
电源输出端电容的选择
电解<em>电容</em>容量越大,ESR是越小,对减小纹波是有好处的。但ESL是大了。容量太大了,<em>电容</em>的自谐振频率贬低,超过自谐振频率的话就体现为感性了,反而不好,所以容量要适中,不是越大越好。对于高频滤波,需要并小<em>电容</em>。  吕咸亮-运控院  23:02:06 一般<em>电源</em>的输入用铝电解<em>电容</em>,耐冲击电流能力强 七丿水  23:02:15 哦 吕咸亮-运控院  23:02:20 输出用钽<em>电容</em>和陶
电源滤波电容如何选择
          滤波<em>电容</em>在开关<em>电源</em>中起着非常重要的作用,如何正确选择滤波<em>电容</em>,尤其是输出滤波<em>电容</em>的选择则是每个工程技术人员都十分关心的<em>问题</em>。我们在<em>电源</em>滤波电路上可以看到各种各样的<em>电容</em>,100uF,10uF,100nF,10nF不同的容值,那么这些参数是如何确定的?不要告诉我是抄别人原理图的,呵呵。          50Hz 工频电路中使用的普通电解<em>电容</em>器,其脉动电压频率仅为100Hz,充...
Pads_layout中的一些操作问题
7.<em>电源</em>的去耦<em>电容</em>: 数字信号布线区域中,用10uF电解<em>电容</em>或钽<em>电容</em>与0.1uF瓷片<em>电容</em><em>并联</em>後接在<em>电源</em>/地<em>之间</em>.在PCB板<em>电源</em>入口端和最远端各放置一处,以防<em>电源</em>尖峰脉冲引发的干扰。
两个电解电容反相串联作用和用途
在一些电路设计中看到两个电解<em>电容</em>反相串联,两元件容量要相等,耐压相同,在交流电路中可以减小漏电流,用一个无极性<em>电容</em>就行,可以得到大容量的无极性<em>电容</em>。大容量无极性<em>电容</em>较贵。电解<em>电容</em>容量大且便宜,但有极性,两个反向串联。则是无极性的。那只能应用在很低的电压场合(最多1-2V),电压稍高,在<em>电容</em>处于反方向使用的那半波,漏电较大,积累的效应会使电解<em>电容</em>器发热,最终引起<em>电容</em>器爆炸。 ///////////
上电瞬间电容相当于短路
刚接入直流电路时由于处于充电状态,那在短时间内可视为短路,但充满电后由于电压等于充电电压,没有电流流动,所以可视为断路。 接入交流电路后,由于<em>电容</em>的特性是通交流,但并不是短路,而是根据<em>电容</em>容量的大小可以看做是一只特殊的电阻,容量越大对于低频电路导通率越好,等效电阻越小,反之则越大;容量越小对于高频电路导通率愈好,等效电阻越小,反之则越大 http://wenku.baidu.com/vi
芯片IC附近为什么都放0.1uF的电容?这样做正确吗?有什么依据吗?
去面试的时候,人家问我芯片附近放置的<em>电容</em>是多少?我说是0.1uF,他又问我,为什么选取0.1uF,我说参考别人的原理图,大部分都是这么做的,他又问我,为什么是0.1uF???而不是0.01uF?或1uF,有什么理论依据吗?问的我哑口无言。 回去后,我在网上搜了一下,发现了一篇好的文章链接如 下:http://www.21ic.com/jichuzhishi/analog/questions/201
jquery/js实现一个网页同时调用多个倒计时(最新的)
jquery/js实现一个网页同时调用多个倒计时(最新的) 最近需要网页添加多个倒计时. 查阅网络,基本上都是千遍一律的不好用. 自己按需写了个.希望对大家有用. 有用请赞一个哦! //js //js2 var plugJs={     stamp:0,     tid:1,     stampnow:Date.parse(new Date())/1000,//统一开始时间戳     ...
Jquery表格flexible原版及修改后的版本下载
jQuery flexible 原版,及网上搜集的修改后的版本修,了原版本中的多个bug第一项:重新定义皮肤,第二项:在首列添加一个checkbox列,第三项:修改每次都要获取记录数的bug...... 相关下载链接:[url=//download.csdn.net/download/QQ170224387/2095714?utm_source=bbsseo]//download.csdn.net/download/QQ170224387/2095714?utm_source=bbsseo[/url]
数字图像处理(冈萨雷斯版)实验图片1下载
该资源包含了数字图像处理(冈萨雷斯版)的所有实验图片。 相关下载链接:[url=//download.csdn.net/download/jizhihang2000/2130761?utm_source=bbsseo]//download.csdn.net/download/jizhihang2000/2130761?utm_source=bbsseo[/url]
asp.net获取客户端IP用户名等信息下载
这是老师给我们的资料,对使用ASP.net编写程序的同学会有帮助,大家可以下哈~ 相关下载链接:[url=//download.csdn.net/download/jiaojiaohappyw/2469656?utm_source=bbsseo]//download.csdn.net/download/jiaojiaohappyw/2469656?utm_source=bbsseo[/url]
文章热词 机器学习教程 Objective-C培训 交互设计视频教程 颜色模型 设计制作学习
相关热词 mysql关联查询两次本表 native底部 react extjs glyph 图标 区块链矿机电源价格 人工智能课程实践迷宫求解
我们是很有底线的