社区
硬件设计
帖子详情
求教!锁相环74HC4046芯片电路连接问题!!!!!!
lzb124548443
2013-07-10 04:05:34
如图,左面为VCO,右面为鉴相器
当断开VCO芯片9脚VCOi处导线时(图中红色导线),测得鉴相器输出相位差电压为3V,当一连接上此导线,相位差电压为零。为什么会发生此现象?
而用PC3鉴相器则没有此现象!求大神指教!
...全文
967
回复
打赏
收藏
求教!锁相环74HC4046芯片电路连接问题!!!!!!
如图,左面为VCO,右面为鉴相器 当断开VCO芯片9脚VCOi处导线时(图中红色导线),测得鉴相器输出相位差电压为3V,当一连接上此导线,相位差电压为零。为什么会发生此现象? 而用PC3鉴相器则没有此现象!求大神指教!
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
锁相环
CD4046 的应用
锁相环
CD4046 和计数器搭配,可以做成一个倍频器
10111-基于
锁相环
CD4046的倍频器设计与pspice仿真 (说明书+设计参考资料)
本设计题目为基于
锁相环
CD4046的倍频器设计与pspice仿真,在设计中详细的讲述了,128倍频从设计到仿真的详细过程。在设计
电路
的时候,使用CD4046
锁相环
和CD4520二进制计数器来实现128倍频。本设计第一章主要讲述了
锁相环
的研究背景、研究意义;第二章主要讲述了对整个
电路
设计的功能分析以及
芯片
的选择;第三章主要讲述了
锁相环
CD4046的倍频器设计的原理图,介绍CD4046
锁相环
和CD4520二进制计数器
芯片
的功能和简单应用;
74LS161计数器+cd4046
锁相环
使用74LS161计数器生成占空比50%与非50%的奇偶分频,cd4046
锁相环
,模拟开关完成倍频
电路
NE564
锁相环
使用心得
实验目的:跟踪一个1MHz 正弦波 并且使得 VCO out TTL 输出一个1MHz 占空比50%的方波
芯片
介绍:最高50MHz 具体手册自行下载 难点就是环路滤波器的设置,我参考了图解电子丛书系列的
锁相环
(PLL)
电路
设计与应用 中的滞后超前滤波器 首先,求出分频系数最小与最大时,鉴相器、VCO、分频器的合成传输特性fvpn 这个是CD
74HC4046
的图,借鉴一下方便了解 自己套一下公式...
74HC系统
芯片
74HC253 双4选1数据选择器(三态) 74HC257 四2选1数据选择器(三态) 74HC259 8位可寻址锁存器 74HC266 四2输入异或非门(OC) 74HC273 八D型触发器(带清除端) 74HC279 四R—S锁存器 74HC280 9位奇偶数产生器/校验器 74HC283 4位二进制全加器(带超前进位) 74HC298 4位2选1数据选择器 74HC365...
硬件设计
6,168
社区成员
11,288
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章