社区
硬件设计
帖子详情
在PADS里面明明更新了Part Type但在原理图还是报出老的错误,为什么?
xqhrs232
2013-09-16 11:19:23
在PADS里面明明更新了Part Type但在原理图还是报出老的错误,为什么?
...全文
653
7
打赏
收藏
在PADS里面明明更新了Part Type但在原理图还是报出老的错误,为什么?
在PADS里面明明更新了Part Type但在原理图还是报出老的错误,为什么?
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
7 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
qthsrs232
2013-09-18
打赏
举报
回复
引用 6 楼 qthsrs232 的回复:
在PART TYPE里面引用新建的SCH DECAL也是可以的!
怎么试了不行啊!在库编辑的时候显示是对的但在原理图上引用还是不行!!!
qthsrs232
2013-09-18
打赏
举报
回复
在PART TYPE里面引用新建的SCH DECAL也是可以的!
qthsrs232
2013-09-17
打赏
举报
回复
明明我已经修改了原理图的封装但在PART TYPE里面还是在引用老的原理图封装,PART TYPE的时候没有对应更新,奇怪了呢!必须新建一个PART TYPE才能引用到新建的原理图封装!!!
xqhrs232
2013-09-16
打赏
举报
回复
还想问一下LIB库里面的PART TYPE修改了,怎么更新到原理图上面对应的PART TYPE中去? LIB库里面的PART TYPE是乎老是修改不能成功啊!老是必须另外存成一个新PART TYPE。能够就是因为存在着原理图中对其的引用?
xqhrs232
2013-09-16
打赏
举报
回复
错误举例如下 Part Type 4558M has the following gate pins that do not match to the Library part: (1 2) (2 3) (3 5) (4 6) (5 8) (6 1) (7 4) (8 7). Non matching Part Type 4558M is used by the following parts: U9. 我把Part Type 4558M 重新编辑过还是报一样的错误!!!
xqhrs232
2013-09-16
打赏
举报
回复
在原理图里面重新引用修改过的PART TYPE也还是报老的错误,必须另外存一个新的PART TYPE名称再在原理图里面引用才不会报错,怎么回事啊!
PAD
S
原理图
/PCB常见
错误
及DRC报告网络问题
PAD
S
原理图
/PCB常见
错误
及DRC报告网络问题 http://csuhuadong.blog.163.com/blog/static/215827482009101814310843/ 1.
原理图
常见
错误
: (1)ERC报告管脚没有接入信号: a. 创建封装时给管脚定义了I/O属性; b.创建元件或放置元件时修改了不一致的grid
PAD
S使用经验之点点滴滴
原文地址::http://www.52rd.com/bbs/Archive_Thread.asp?SID=261521&TID=3 1. 鼠线的处理 Layout的缺省设置并不是让飞线最短化。一开始布元件时,飞线实在是密如蛛网,晕头转向。Tools\length minimization (CRTL+M) 也没有用,硬着头皮在缺省设置下完成了元件布局。几欲faint。后来才发现其
PAD
S常见问题全集
PAD
S常见问题全集 走线很细,不是设定值 有时将预拉线布好线后,所布的线变成了一根很细的线而不是我们所设定的线宽,但是查看它的属性也还是一样的最小线宽显示值的设定大于route线宽。 tools--options--global--minimum display width或者使用R X 这个快捷命令,X表示需要设定的值走线宽度无法修改,提示wrong width value 关于线宽的...
MTK6228手机主板
原理图
与多层PCB设计完整源文件实战解析
MTK6228采用272-pin BGA封装(14×14 mm,0.65mm pitch),引脚按功能分区布局:- 中央区域为数字地(GND)阵列,提升散热与信号完整性- 四周分布I/O电压域(VDD_IO,通常为2.8V)- 射频相关引脚集中于左侧,便于与PA、SAW滤波器短距离连接关键电源引脚需配合去耦电容(100nF + 10μF)就近布局,模拟电源(AVDD)应通过磁珠隔离数字电源,减少噪声耦合。后续章节将基于此架构展开
原理图
模块划分与PCB布局策略。
PAD
S Designer转HDL
原理图
实战:E-studio避坑指南(附EDIF文件处理技巧)
本文详细解析了将
PAD
S Designer
原理图
迁移至Concept HDL平台的实战流程与避坑指南。核心围绕EDIF中间文件的生成与E-studio工具转换展开,重点分享了路径设置、中文乱码处理、库映射策略等关键参数配置技巧,旨在帮助工程师高效、准确地完成数据迁移,确保设计意图的完整保留。
硬件设计
6,168
社区成员
11,288
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章