什么时候必须考虑3W原则?

l3533630 2015-05-14 06:38:03
3W原则虽然可以减小信号之间的串扰,但是现在的pcb走线密度都比较大,很难保证所有的信号线之间都遵循3W原则。
3W原则是所有的信号之间都应该遵守吗?比如同一组数据总线(或者地址总线等)内部不同的信号线之间需要考虑3W原则吗?还是不同信号组之间(比如数据总线和地址总线之间)才考虑3W原则?
2W的话串扰影响大吗?
求指点,谢谢
...全文
609 2 打赏 收藏 转发到动态 举报
写回复
用AI写文章
2 条回复
切换为时间正序
请发表友善的回复…
发表回复
l3533630 2015-06-01
  • 打赏
  • 举报
回复
引用 1 楼 shape412 的回复:
为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。 一般在设计过程中因走线过密无法所有的信号线都满足3W的话,我们可以只将 敏感信号采用3W处理,比如时钟信号 复位信号!
50MHz以下的数据总线和地址总线2W有问题吗?
shape412 2015-05-21
  • 打赏
  • 举报
回复
为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。 一般在设计过程中因走线过密无法所有的信号线都满足3W的话,我们可以只将 敏感信号采用3W处理,比如时钟信号 复位信号!

6,169

社区成员

发帖
与我相关
我的任务
社区描述
硬件/嵌入开发 硬件设计
社区管理员
  • 硬件设计社区
加入社区
  • 近7日
  • 近30日
  • 至今
社区公告
暂无公告

试试用AI创作助手写篇文章吧