社区
其他硬件开发
帖子详情
FPGA向ddr3写入数据问题请教
lym011210
2018-03-17 05:12:30
请问一下各位大神,我想把FPGA的数据利用ddr3IP核写入ddr3中,但不是一次性写入,写一部分数据中间需要等待一段时间,再次写入的时候希望在之前的地址基础上再写,但是我试了很多次,每次停顿之后又是从初始的地址写入,我想请教一下各位有什么好办法吗?
...全文
975
回复
打赏
收藏
FPGA向ddr3写入数据问题请教
请问一下各位大神,我想把FPGA的数据利用ddr3IP核写入ddr3中,但不是一次性写入,写一部分数据中间需要等待一段时间,再次写入的时候希望在之前的地址基础上再写,但是我试了很多次,每次停顿之后又是从初始的地址写入,我想请教一下各位有什么好办法吗?
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
xilinx中
ddr3
仿真出现tRFC maximum violation during No Op
问题
第二步:使用BRAM替代
DDR3
仿真模型,进行AXI总线时序仿真,(这一步是
请教
大佬得到的经验),仿真无误后确定AXI时序操作正常。在调用
DDR3
仿真模型时出现该
问题
,WREADY拉高的长度与实际需要突发的长度不匹配,还可以观察到此时打印窗口的行列,bank的值都是X。3、分享一个将AXI的读写
DDR3
操作封装成FIFO接口的模块,此版本仅为第一版本,后面使用时发现有
问题
会不断的迭代。第一步:怀疑AXI总线操作违规,阅读手册后发现使用是正确的。本文章仅用于学习记录。
FPGA
设计第一步
从初识
FPGA
到现在,产品上用
FPGA
设计已经量产大半年了,期间也出过两次
问题
。中间犯了一些错误,还好都顺利的搞定了。现在基本已经稳定的生产出货了。 因为之间做产品设计很多的技术积累都是以文档的形式存入公司的服务器或者我自己的OneNote里面,很长一段时间都没有写博客了。 初次设计这个
FPGA
的方案的时候是2015.08下旬,我刚毕业一个多月,之前几乎没接触过
FPGA
这方面。我参与的上一个项
如何学好
FPGA
http://bbs.elecfans.com/jishu_278578_1_1.html 掌握
FPGA
可以找到一份很好的工作,对于有经验的工作人员,使用
FPGA
可以让设计变得非常有灵活性。掌握了
FPGA
设计,单板硬件设计就非常容易(不是系统设计),特别是上大学时如同天书的逻辑时序图,看起来就非常亲切。但
FPGA
入门却有一定难度,因为它不像软件设计,只要有一台计算机,几乎就可以完成所有的设计。F...
嵌入式驱动开发之dsp
fpga
通信接口---spi串行外围接口、emif sram接口
-----------------------------------------author:pkf ------------------------------------------------time:2015-3-17 -----------------------------------------------------qq:1327706646 (0)应用背景 (1)i2c...
关于仿真ZYNQ时无法模拟PS端对PL端控制信号的
问题
testbench
问题
请教
。关于ZYNQ里面无法模拟PS端控制信号的解决办法。
其他硬件开发
2,425
社区成员
4,282
社区内容
发帖
与我相关
我的任务
其他硬件开发
硬件/嵌入开发 其他硬件开发
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 其他硬件开发
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章