社区
硬件设计
帖子详情
CPLD芯片编程的相关问题
jshzp
2019-04-09 09:40:03
用quartus II 12.0开发软件对EPM570编程,程序写进去后,在没有做secure之前,怎么读取已经写进芯片的数据?求具体操作步骤,谢谢
...全文
99
回复
打赏
收藏
CPLD芯片编程的相关问题
用quartus II 12.0开发软件对EPM570编程,程序写进去后,在没有做secure之前,怎么读取已经写进芯片的数据?求具体操作步骤,谢谢
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
CPLD
.rar_
CPLD
_
CPLD
芯片
资料
CPLD
芯片
资料及
编程
入门学习及开发应用
基于
CPLD
芯片
控制的日历时钟显示系统
基于
CPLD
芯片
控制的日历时钟显示系统 摘要:用一片
CPLD
(EPM7128SLC84-15)为控制
芯片
,采用VHDL
编程
,实现了对日历时钟
芯片
DS12887的控制及LED数码管显示,并通过键盘可以对时间进行校对.该系统充分利用 了
CPLD
的资源,体积小,稳定性好. 关键词:
CPLD
;DS12887;单片机;VHDL
EDA/PLD中的XC9500系列
CPLD
遥控
编程
的实现
摘 要: 简单介绍了XC9500系列
CPLD
器件及其系统内
编程
(ISP)性能,接着讲述了XC9500系列
CPLD
器件遥控
编程
的实现方法,并重点介绍了在遥控
编程
系统中应用微控制器(lntel 8031)实现嵌入式ISP的软硬件设计。 关键词:
CPLD
遥控
编程
ISP微控制器 测温结果数据比较 1 XC9500系列
CPLD
器件及其ISP性能 XC9500系列
CPLD
器件是由多个功能块(FB)和IO块(IOB)组成,可用开关矩阵Fast CONNECT完全互连的子系统,IOB提供输入和输出的缓冲,每个FB提供具有36个输入和18个输出的可
编程
逻辑容量。Fast C
基于Neuron
芯片
和
CPLD
器件实现在系统
编程
的软件设计.docx
基于Neuron
芯片
和
CPLD
器件实现在系统
编程
的软件设计.docx
从零开始学
CPLD
和Verilog+HDL
编程
技术
CPLD
(复杂可
编程
逻辑器件)在数字电子技术领域中的应用越来越广泛,尤其适合于新产品的开发与小批量生产,因此深受广大工程技术人员喜爱。 本书定位于让初学者从零起步,轻松学会
CPLD
的系统设计技术。本书以ALTERA公司的系列
芯片
为目标载体,简要分析了可
编程
逻辑器件的结构和特点,以及相应开发软件的使用方法,同时,还用大量篇幅介绍了初学者最容易掌握的Verilog HDL硬件描述语言。本书完全以实战为主,通过实践的方法帮助读者加深理解
CPLD
的基本知识。 本书附赠光盘一张,光盘中包含了书中所有实验的源程序。
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章