《汇编语言》讲稿第2讲下载

weixin_39820835 2019-06-05 06:30:15
一个典型的CPU由运算器、控制器、寄存器等器件组成,这些器件靠内部总线相连。
相关下载链接://download.csdn.net/download/hong2k7/2470123?utm_source=bbsseo
...全文
9 回复 打赏 收藏 转发到动态 举报
写回复
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
【内容简介】 汇编语言是各种CPU所提供的机器指令的助记符的集合,人们可以用汇编语言直接控制硬件系统进行工作。汇编语言是很多相关课程(如:数据结构、操作系统、微机原理等)的重要基础。为了更好地引导、帮助读者学习汇编语言,作者以循序渐进的方式精心创作了这本书。本书具有如下特点:采用全新的结构对课程的内容进行了组织,对知识进行最小化分割,为读者构造了循序渐进的学习线索;在深入本质的层面上对汇编语言进行解;对关键环节进行深入的剖析。 本书可用作大学计算机专业本科生的汇编教材及希望深入学习计算机科学的读者的自学教材。 【目录信息】 第1章基础知识 1.1 机器语言 1.2 汇编语言的产生 1.3 汇编语言的组成 1.4 存储器 1.5 指令和数据 1.6 存储单元 1.7 CPU对存储器的读写 1.8 地址总线 1.9 数据总线 1.10 控制总线 1.11 内存地址空间(概述) 1.12 主板 1.13 接口卡 1.14 各类存储器芯片 1.15 内存地址空间 第2章寄存器(CPU工作原理) 2.1 通用寄存器 2.2 字在寄存器中的存储 2.3 几条汇编指令 2.4 物理地址 2.5 16位结构的CPU 2.6 8086CPU给出物理地址的方法 2.7 "段地址x16+偏移地址=物理地址"的本质含义 2.8 段的概念 2.9 段寄存器 2.10 CS和IP 2.11 修改CS.IP的指令 2.12 代码段 实验1 查看CPU和内存,用机器指令和汇编指令编程 第3章寄存器(内存访问) 3.1 内存中字的存储 3.2 DS和[address] 3.3 字的传送 3.4 mov.add.sub指令 3.5 数据段 3.6 栈 3.7 CPU提供的栈机制 3.8 栈顶超界的问题 3.9 push.pop指令 3.10 栈段 实验2 用机器指令和汇编指令编程 第4章第1个程序 4.1 一个源程序从写出到执行的过程 4.2 源程序 4.3 编辑源程序 4.4 编译 4.5 连接 4.6 以简化的方式进行编译和连接 4.7 1.exe的执行 4.8 可执行文件中的程序装入内存并运行的原理 4.9 程序执行过程的跟踪 实验3 编程.编译.连接.跟踪 第5章[bx]和loop指令 5.1 [bx] 5.2 Loop指令 5.3 在Debug中跟踪用loop指令实现的循环程序 5.4 Debug和汇编编译器Masm对指令的不同处理 5.5 loop和[bx]的联合应用 5.6 段前缀 5.7 一段安全的空间 5.8 段前缀的使用 实验4 [bx]和loop的使用 第6章包含多个段的程序 6.1 在代码段中使用数据 6.2 在代码段中使用栈 6.3 将数据.c代码.c栈放入不同的段 实验5 编写,调试具有多个段的程序 第7章更灵活的定位内存地址的方法 7.1 and和or指令 7.2 关于ASCII码 7.3 以字符形式给出的数据 7.4 大小写转换的问题 7.5 [bx+idata] 7.6 用[bx+idata]的方式进行数组的处理 7.7 SI和DI 7.8 [bx+si]和[bx+di] 7.9 [bx+si+idata]和[bx+di+idata] 7.10 不同的寻址方式的灵活应用 实验6 实践课程中的程序 第8章数据处理的两个基本问题 8.1 bx,si,di,bp 8.2 机器指令处理的数据所在位置 8.3 汇编语言中数据位置的表达 8.4 寻址方式 8.5 指令要处理的数据有多长? 8.6 寻址方式的综合应用 8.7 div指令 8.8 伪指令dd 8.9 dup 实验7寻址方式在结构化数据访问中的应用 第9章转移指令的原理 9.1 操作符offset 9.2 jmp指令 9.3 依据位移进行转移的jmp指令 9.4 转移的目的地址在指令中的jmp指令 9.5 转移地址在寄存器中的jmp指令 9.6 转移地址在内存中的jmp指令 9.7 jcxz指令 9.8 loop指令 9.9 根据位移进行转移的意义 9.10 编译器对转移位移超界的检测 实验8 分析一个奇怪的程序 实验9 根据材料编程 第10章call和ret指令 10.1 ret和retf 10.2 call指令 10.3 依据位移进行转移的call指令 10.4 转移的目的地址在指令中的call指令 10.5 转移地址在寄存器中的call指令 10.6 转移地址在内存中的call指令 10.7 all和ret的配合使用 10.8 mul指令 10.9 模块化程序设计 10.10 参数和结果传递的问题 10.11 批量数据的传递 10.12 寄存器冲突的问题 实验10 编写子程序 课程设计1 第11章标志寄存器 11.1 ZF标志 11.2 PF标志 11.3 SF标志 11.4 CF标志 11.5 OF标志 11.6 adc指令 11.7 sbb指令 11.8 cmp指令 11.9 检测比较结果的条件转移指令 11.10 DF标志和串传送指令 11.11 pushf和popf 11.12 标志寄存器在Debug中的表示 实验11 编写子程序 第12章内中断 12.1 内中断的产生 12.2 中断处理程序 12.3 中断向量表 12.4 中断过程 12.5 中断处理程序 12.6 除法错误中断的处理 12.7 编程处理0号中断 12.8 安装 12.9 do0 12.10 设置中断向量 12.11 单步中断 12.12 响应中断的特殊情况 实验12 编写0号中断的处理程序 第13章int指令 13.1 int指令 13.2 编写供应用程序调用的中断例程 13.3 对int iret和栈的深入理解 13.4 BIOS和DOS所提供的中断例程 13.5 BIOS和DOS中断例程的安装过程 13.6 BIOS中断例程应用 13.7 DOS中断例程应用 实验13 编写应用中断例程 第14章端口 14.1 端口的读写 14.2 CMOS RAM芯片 14.3 shl和shr指令 14.4 CMOS RAM中存储的时间信息 实验14访问CMOS 第15章外中断 15.1 接口芯片和端口 15.2 外中断信息 15.3 PC机键盘的处理过程 15.4 编写int 9中断例程 15.5 安装新的int 9中断例程 实验15 安装新的int 9中断例程指令系统总结 第16章直接定址表 16.1 描述了单元长度的标号 16.2 在其他段中使用数据标号 16.3 直接定址表 16.4 程序入口地址的直接定址表 实验16 编写包含多个功能子程序的中断例程 第17章使用BIOS进行键盘输入和磁盘读写 17.1 int 9中断例程对键盘输入的处理 17.2 使用int 16h中断例程读取键盘缓冲区 17.3 字符串的输入 17.4 应用int 13h中断例程对磁盘进行读写 实验17 编写包含多个功能子程序的中断例程 课程设计2
硬件结构 硬件资源 8086微处理器 8086汇编语言 软件资源 8086微机 存贮器 8259A I/O接口 8255A 8253 第一章 微型计算机概论 基本概念: 1. 微处理器、微型计算机、微机系统 2.内部总线、外部总线(DB、AB、CB) 基本运算: 负数的补码表示 十进制数→补码 第二章 80X86微处理器的结构 1. 8086CPU的内部构成(EU,BIU);工作特点(并行工作);各部分主要功能(EU执行指令,BIU形成物理地址,与总线打交道) 2. 寄存器资源 3. 存贮器物理地址的形成:段基址X 16+偏移地址 4. 8086存贮器的寻址范围(1M字节),分体结构 5. 8086CPU的常用引脚及功能 6. CPU的两种工作模式(由MN/MX决定),最小工作模式配置 7. 时钟周期,总线周期,指令周期;读写周期的主要时序关系 8.32位微处理器的扩展 第三章 80X86微处理器的指令系统 1. 寻址方式:三类寻址方式,输入/输出端口的寻址方式 2. 指令要点:指令功能,操作数的寻址方式 。数据传送类 不允许双操作数同为存贮器 IP,CS,立即数不能为目的, 堆栈操作移字为单位 输入/输出指令隐含寻址 。算术运算类 乘、除法指令目的操作数隐含在AX或DX:AX 带符号乘除法用CBW、CWD扩展被除数 十进制数运算的调整指令,加减乘后调整,除先调整 比较指令与减法指令 。逻辑运算类 按位运算,可对指定位置位复位或取反 测试指令和与指令 移位指令,移位次数放在CL,应用 。转移类 条件转移的测试条件 。串操作类 隐含寻址,允许双操作数同为存贮器 。控制类 主要掌握对标志位的操作指令CLC,STC,CMC STD,CLD,CLI,STI 第四章 汇编语言程序设计 1. 伪指令与指令性语句的本质区别 2. 常用伪指令,常用表达式的运算符 3. 功能调用的参数及调用方法 4. 简单功能的程序段的分析及设计 第五章 存贮器及其接口 芯片扩展,地址范围,连线 第六章 输入/输出 1. 接口的概念:CPU与外设交换信息的通道 2. CPU与外设传送的主要信息:数据、控制、状态 3. I/O端口的编址方式:存贮器映象,独立的I/O 4. I/O传送方式及特点:程序、中断、DMA、IOP 第七章 中断 1. 中断的基本概念:中断、开中断、关中断、中断优先级、中断嵌套、中断响应条件、中断过程 2. 8086中断系统 。中断矢量表及存放位置,如何填写 。中断的分类:内部中断(软件中断) 外部中断(硬件中断):可屏蔽及非屏蔽中断 。8086中断的引入:标志位、运算结果、指令、INTR、NMI引脚 。8086中断响应:可屏蔽中断发两个INTA 。中断优先级:内部(除单步)→NMI→INTR→单步 3. 中断控制器8259A 。1片可管理8个中断源,9片级连可管理64个中断源 。芯片的各种工作方式:嵌套方式,优先级设置方式,中断屏蔽方式、中断结束方式,中断引入方式,级连方式等,可通过写控制字来设置 。芯片主要引脚的功能以及与8086CPU的连接,级连方式下的硬件连接,端口的奇偶地址 。8259A的初始化:各控制字的格式不用记,但要求掌握个控制位的意义及初始化流程 ICW1:中断请求信号的触发方式、级连方式 ICW2:中断类型码的高5位 ICW3:级连信息(主从片格式不同) ICW4:是否缓冲、是否自动结束中断、是否特殊全嵌套 OCW1:中断屏蔽位 OCW2:中断结束 第八章 可编程接口芯片及其应用 一、 可编程并行输入/输出接口芯片8255A 1. 8255A的构成及主要引脚(三个数据端口,1个控制端口) 2. 三种工作方式:方式0,方式1,方式2 3. A口可选方式0、1、2,B口可选方式0、1,C口只能方式0 4. 方式1、2具有中断传送方式 5. 方式控制字(最高位为1),置位复位控制字(最高位为0),要求记住 6. 应用要求: 。根据要求编写简单的初始化程序段 。分析简单的程序段,识别控制字,根据控制字内容判断各数据口的工作方式 。利用置位复位控制字使C口指定位产生脉冲信号 二、 可编程计数/定时器8253 1. 8253内部结构:三个通道(16位计数器),一个控制字寄存器 2. 六种工作方式,重点方式0、2、3 3. 掌握方式字各位的含义 4. 应用要求: 。根据要求对芯片初始化。写控制字前先由题意确定工作方式,计数初值,再依次确定其它位 。分析简单的初始化程序段,给出输入波形CLK,画出输出波形OUT

12,806

社区成员

发帖
与我相关
我的任务
社区描述
CSDN 下载资源悬赏专区
其他 技术论坛(原bbs)
社区管理员
  • 下载资源悬赏专区社区
加入社区
  • 近7日
  • 近30日
  • 至今
社区公告
暂无公告

试试用AI创作助手写篇文章吧