社区
硬件设计
帖子详情
FPGA配置ov5640用dvp接口,输出yuv422格式1080p,能达到30帧吗?
???????MJ
2020-01-02 04:46:41
我配置寄存器十五帧的可以正常运行,并且可以通过屏幕显示,然后根据手册改掉pll配置的寄存器为30帧后就崩掉了,用示波器检测了一下,行场信号没问题,pclk都不是正弦波形状了,有人知道这是什么问题吗?
...全文
449
回复
打赏
收藏
FPGA配置ov5640用dvp接口,输出yuv422格式1080p,能达到30帧吗?
我配置寄存器十五帧的可以正常运行,并且可以通过屏幕显示,然后根据手册改掉pll配置的寄存器为30帧后就崩掉了,用示波器检测了一下,行场信号没问题,pclk都不是正弦波形状了,有人知道这是什么问题吗?
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
ov5640
的
DVP
接口
FPGA
代码与IIC驱动
ov5640
的
DVP
接口
FPGA
代码与IIC驱动
ov5640
的
DVP
接口
FPGA
代码与IIC驱动代码
ov5640
的
DVP
接口
FPGA
代码与IIC驱动代码
RK3399开发板调试android8.1功能实现
本次课程将会使用 RK3399 多块开发板,使用 android 8.1 最新代码,带领大家把开发板上面的硬件模块功能都实现了总体课程规划如下; 1准备篇 2.点亮屏幕 3.触摸屏 4.以太网WIF和蓝牙 5.USB功能实现和TF卡 6.GPIO驱动操作及串口 7.camera摄像头 8. audio音频
ov5640
_register_config_
ov5640
寄存器_
OV5640
寄存器
配置
_
dvp
_
ov5640
verilog_O
用verilog编写的
OV5640
摄像头
DVP
接口
寄存器驱动程序,经过调试的,可以直接拷贝。已在Xilinx Spartan6
FPGA
调试验证。
OV5640
摄像头+SDRAM显示例程Cyclone10
FPGA
Verilog源码Quartus17.1工程文件+文档
OV5640
摄像头+SDRAM显示例程Cyclone10
FPGA
Verilog源码Quartus17.1工程文件+文档资料,
FPGA
为CYCLONE10LP系列中的10CL025YU256C8. 完整的Quartus工程文件,可以做为你的学习设计参考。 采用 500 万像素的
OV5640
摄像头模组(模块型号:AN5640)为大家显示更高分辨率 的视频画面。
OV5640
摄像头模组最大支持 QSXGA (2592x1944)的拍照功能,支持
1080P
、720P、 VGA、QVGA 视频图像
输出
。本实验将
OV5640
配置
为 RGB565
输出
,先将视频数据写入外部存储 器,再从外部存储器读取送到 VGA、LCD 等显示模块。 module top( input clk, input rst_n, inout cmos_scl, //cmos i2c clock inout cmos_sda, //cmos i2c data input cmos_vsync, //cmos vsync input cmos_href, //cmos hsync refrence,data valid input cmos_pclk, //cmos pxiel clock output cmos_xclk, //cmos externl clock input [7:0] cmos_db, //cmos data //output cmos_rst_n, //cmos reset //output cmos_pwdn, //cmos power down //hdmi output output tmds_clk_p, output tmds_clk_n, output[2:0] tmds_data_p, //rgb output[2:0] tmds_data_n, //rgb output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data );
硬件设计
6,125
社区成员
11,292
社区内容
发帖
与我相关
我的任务
硬件设计
硬件/嵌入开发 硬件设计
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 硬件设计
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章