社区
下载资源悬赏专区
帖子详情
基于FPGA的数字频率计的设计与实现下载
weixin_39821260
2020-06-01 09:00:19
介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
相关下载链接:
//download.csdn.net/download/younixinfu/815431?utm_source=bbsseo
...全文
17
回复
打赏
收藏
基于FPGA的数字频率计的设计与实现下载
介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1% 相关下载链接://download.csdn.net/download/younixinfu/815431?utm_source=bbsseo
复制链接
扫一扫
分享
转发到动态
举报
AI
作业
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
基于
FPGA
数字频率计
的
实现
基于
FPGA
数字频率计
的
实现
对学习很有帮助
基于
FPGA
数字频率计
的
设计
及应用.doc
基于
FPGA
数字频率计
的
设计
与
实现
,有完整的仿真结果实验,板子介绍,功能介绍,功能
实现
等等。使用Verilog语言,对各项技术也有详细的介绍
基于
FPGA
的
数字频率计
设计
报告.doc
基于
FPGA
的
数字频率计
设计
报告.doc
基于
FPGA
的
数字频率计
原理
设计
与
实现
.pdf
基于
FPGA
的
数字频率计
原理
设计
与
实现
.pdf
基于
FPGA
数字频率计
设计
本
设计
使用VHDL语言写的,并在QuartusII 12.0上进行了仿真实验,并在A-C5FB开发板上进行验证。
下载资源悬赏专区
13,656
社区成员
12,675,339
社区内容
发帖
与我相关
我的任务
下载资源悬赏专区
CSDN 下载资源悬赏专区
复制链接
扫一扫
分享
社区描述
CSDN 下载资源悬赏专区
其他
技术论坛(原bbs)
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章