社区
下载资源悬赏专区
帖子详情
电压不足期间支持电信电源的小电容下载
weixin_39821526
2020-10-11 08:00:28
本设计实例介绍如何在短暂电压不足期间使电信设备保持正常工作。
相关下载链接:
//download.csdn.net/download/weixin_38656989/12668123?utm_source=bbsseo
...全文
16
回复
打赏
收藏
电压不足期间支持电信电源的小电容下载
本设计实例介绍如何在短暂电压不足期间使电信设备保持正常工作。 相关下载链接://download.csdn.net/download/weixin_38656989/12668123?utm_source=bbsseo
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
电压
不足
期间
支持
电信
电源
的小
电容
本设计实例介绍如何在短暂
电压
不足
期间
使
电信
设备保持正常工作。
电压
不足
期间
支持
电信
电源
的小
电容
的利用
本设计实例介绍如何在短暂
电压
不足
期间
使
电信
设备保持正常工作。首先必须了解
电信
设备专用
电源
的几个细节。向
电信
设备馈电的
电源
的共模
电压
为-48V,尽管实际
电压
范围可能是-42.5V ~ -56V、-40V ~ -60V,甚至超出这些范围。公共
电源
——“砖块”DC/DC转换器工作于-36V ~ -75V范围。当-48V源降至0V并持续10ms时,就会出现
电压
不足
。
电源
技术中的
电压
不足
期间
支持
电信
电源
的小
电容
本设计实例介绍如何在短暂
电压
不足
期间
使
电信
设备保持正常工作。首先必须了解
电信
设备专用
电源
的几个细节。向
电信
设备馈电的
电源
的共模
电压
为-48V,尽管实际
电压
范围可能是-42.5V ~ -56V、-40V ~ -60V,甚至超出这些范围。公共
电源
——“砖块”DC/DC转换器工作于-36V ~ -75V范围。当-48V源降至0V并持续10ms时,就会出现
电压
不足
。 利用连至“砖块”输入端的
电容
存储装置,是一条克服此问题的?径,但当人们了解-48V
电源
的真实情况时,一个缺点就变得很明显了。例如,充电达到预定
电压
的
电容
中的能量为(C×V2)/2,其中C为
电容
值,V为
电压
。当
电容
放电至36V时,“砖
适用于5V和12V
电压
轨的备份解决方案
在嵌入式系统需要可靠供电的
电信
、工业和汽车应用中,数据丢失是一个关切的问题。供电的突然中断会在硬盘和闪存器执行读写操作时损坏数据。我们常常使用电池、
电容
器和超级
电容
器来存储足够的能量,以在供电中断
期间
为关键的负载提供短期
电源
支持
。 那么,有没有一种更简单的方法让我们来完成这些事儿呢? 于是,就有了 LTC3643,它能使我们采用一种相对便宜的储能元件——低成本电解
电容
器。本文将介绍的是一款电路,它使 LTC3643 用作针对 3.3V
电压
轨的备份
电源
解决方案。 在这里提及的备份
电源
或保持
电源
中,当
电源
存在时,LTC3643 把存储
电容
器充电至 40V,而当
电源
中断时,LTC3643 则把该存储
电容
器的电能释放给关键的负载。负载 (输出)
电压
可设置为介于 3V 和 17V 之间的任何
电压
。 LTC3643 可容易地适用于 5V 和 12V
电压
轨的备份解决方案,但是 3.3V
电压
轨解决方案则需要格外谨慎。LTC3643 的最小工作
电压
为 3V,比较接近于 3.3V 的标称输入
电压
电平。如图 1a 所示,当采用一个隔离二极管以使备份
电压
电源
与非关键的电路分离时,这种余量就
FPGA系统中有源
电容
放电电路设计需注意哪些问题
电信
设备,服务器和数据中心的最新FPGA具有多个
电源
轨,需要正确排序才能安全地为这些系统上下供电。高可靠性DC-DC稳压器和FPGA
电源
管理的设计人员需要一种简单的方法来安全地放电大容量
电容
器,以避免损坏系统。FPGA
电源
排序最新在生成片上系统FPGA的过程中,它们可以提供十个独立的
电源
轨,为Vcore,存储器总线
电源
,I/O控制器,以太网等提供
电源
。如图1所示,每个
电源
轨由DC供电。直流转换器可调节3.3 V,2.5 V,1.8 V,0.9 V等所需的
电压
。为了给系统加电,遵循特定的顺序以确保安全操作并避免损坏系统。同样在系统关闭
期间
,
电源
序列的顺序相反,确保在下一个
电源
轨关闭之前禁用每个
电源
轨。该指令通过
电源
序列发生器芯片控制,该芯片可启用每个DC-DC稳压器,如图1所示。 图1:典型FPGA系统
电源
轨每个服务的供电。考虑存储在各种
电源
轨上的去耦
电容
中的电荷时会出现问题。例如,在0.9 V Vcore
电源
轨上,总去耦
电容
可以在10到20 mF的数量级,并且存储在
电容
器组中的剩余电荷需要在断电
期间
主动放电,在下一次
电源
关闭之前序列被禁用。这样可以避免违反掉电序列并保护FPGA系
下载资源悬赏专区
13,654
社区成员
12,574,394
社区内容
发帖
与我相关
我的任务
下载资源悬赏专区
CSDN 下载资源悬赏专区
复制链接
扫一扫
分享
社区描述
CSDN 下载资源悬赏专区
其他
技术论坛(原bbs)
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章