CSDN论坛 > 扩充话题 > 程序人生

这里有没有关于DSP开发(最好是TI的C6000平台)的版面啊? [问题点数:0分]

Bbs1
本版专家分:0
结帖率 97.96%
CSDN今日推荐
Bbs6
本版专家分:8168
Bbs3
本版专家分:726
Bbs5
本版专家分:3154
Bbs7
本版专家分:12960
Bbs1
本版专家分:51
Bbs1
本版专家分:64
Bbs2
本版专家分:215
Bbs1
本版专家分:0
匿名用户不能发表回复!
其他相关推荐
TI C6000优化手册——让代码看起来像钉子
DSP芯片的出现,是为了解决大量的数字运算问题。通过集成专用的加法器、乘法器、地址产生器、复杂逻辑等硬件单元,DSP能实现比普通单片机更快速的数字运算,使处理器更适用于实时性高、复杂度强的处理场合。也正因为如此,DSP编程中非常重要的一环就是让代码尽可能高效地运行。 指导方针
TI C6000 优化 startup guide
http://www.deyisupport.com/question_answer/dsp_arm/c6000_multicore/f/53/t/19044.aspx
TI C6000 数据存储处理与性能优化
存储器之于CPU好比仓库之于车间。车间加工过程中的原材料、半成品、成品等均需入出仓库,生产效率再快,如果仓库周转不善,也必然造成生产阻塞。如同仓库需要合理地规划管理一般,数据存储也需要恰当的处理技巧来提升CPU的运算性能。 本文基于TI C6000系列DSP,介绍了与运算性能优化有关的存储器知识。针对具体的数据存储问题,给出相应的代码优化策略,并将容易混淆的概念集中讨论。 名词说明
C6000 DSP技术深度探索(1)---关于启动方式
C6000 DSP技术深度探索(1)---关于启动方式 所谓的启动,英文名叫“Boot”,任何一个系统都离不开它,无论是CPU、DSP、ARM还是FPGA,都不可跳过这个流程,其本质就是向存储器加载程序和数据并初始化寄存器文件的过程,只是不同的处理器有其各自的特点,这里只针对TI公司的C6000系列DSP进行探究。     对于C6000系列的DSP,其启动方式较多,但总的来说主要分为两类,一
TI ARM+DSP异构多核通信机制
本文介绍了TI的ARM+C6000 DSP异构多核平台(如Davinci系列,OMAP3系列,OMAP-L系列)的通信机制,包括Codec Engine、IUNIVERSAL API、C6Accel、C6Run、RPMSG、RCM和OpenCL等。从底层的通信(CMEM+DSPLINK/SYSLINK)到高层的封装和构建系统。 Overview   本文介绍了TI的ARM+C60
DSP C6000汇编,数据字节非对齐问题的处理
读取1个Byte用LDB,读取2个Byte用LDH,
TI C6000 DSP笔记
一、   DSP C6000的结构(1)、哈佛结构:将程序和数据存储在不同的存储器中,每个独立存储器独立编址,独立访问。(2)、多级流水线:一种DSP指令(取指、译码、取操作数、执行).每个阶段称为一级流水线。(3)、硬件乘法器。(4)、特殊的DSP指令。(5)、多总线,多处理单元。二、   TMS320C6000系列DSP   C67X包括:程序取指单元、指令分配单元、指令译码单元、(A/B)2...
如何使用TI提供的图像处理库?
TI给我们提供了一些图像处理中经常使用的一些库函数,ImgLib。我们可以在自己的工作中使用。 方法如下: 设置Include路径: 在Build Options中的Basic中的Preprocessing中设置Include Search Path: 我们可以使用相对路径或者绝对路径: 相对路径:如:../../../C6000/imglib/include 绝对路径:$(I
TI C6000 系列 DSP 之COFF文件格式
-
C6000的线性汇编
 优化过程:•优化根据程序剖分结果,把占用运行时间较多的模块进行优化,优化到代码能够有效的满      足需要•三阶段:–分析和设计C代码–利用硬件平台信息优化C代码–汇编优化线性汇编与汇编不同:不需要考虑汇编的功能单元的使用、寄存器的分配、指令是否并行以及流水线的延迟,因而不用安排软件流水;线性汇编格式.global     __functio
关闭