时钟晶振电路EMC设计标准电路详解
时钟晶体电路一般是辐射发射的干扰源(EMI)时钟晶体电路分为无源晶体电路和有源振荡电路:1、无源晶体电路标准电路如下:①.晶振串联的电阻R1、R2常用来预防晶振被过分驱动。晶振过分驱动的后果是将逐渐损耗减少晶振的接触电镀,这将引起频率的上升,并导致晶振的早期失效,又可以讲drive level调整用。用来调整drive level和发振余裕度。②.晶振输入输出并连电阻R3作用是产生负反馈,保证放大器工作在高增益的线性区,一般在M欧级;并联电阻降低谐振阻抗,使谐振器易启动;并联电阻取值从1