社区
Verilog实战交流圈
行业资讯
帖子详情
【数字IC精品文章收录】近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|
张江打工人
新星创作者: 嵌入式与硬件开发技术领域
2022-06-28 08:37:53
加精
http://t.csdn.cn/ddZA6
...全文
621
回复
打赏
收藏
【数字IC精品文章收录】近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|
http://t.csdn.cn/ddZA6
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
【
数字
IC
精品
文章
收录
】
近
500
篇
文章
-
学习路线
-
基础知识
-
接口
-
总线
-
脚本语言
-
芯片
求职
-
安全
-
EDA
-
工具
-
低功耗
设计
-
Verilog
-
低功耗
-
STA
-
设计
-
验证
-
FPGA
-
架构
-
AMBA
-
书籍
-
可以用MD5作为对比理解。校验结果为256位。适用于商用密码应用中的
数字
签名和
验证
消息认证码的生成与
验证
以及随机数的生成,可满足多种密码应用的
安全
需求。
【
数字
IC
手撕代码】
Verilog
同步FIFO|题目|原理|
设计
|仿真
【
数字
IC
手撕代码】
Verilog
同步FIFO|题目|原理|
设计
|仿真
【
数字
IC
手撕代码】
Verilog
小数分频|题目|原理|
设计
|仿真
【
数字
IC
手撕代码】
Verilog
小数分频|题目|原理|
设计
|仿真 那么这个分频方法是唯一的吗? 为了得到质量更好的分频时钟信号,我们还需要做出什么努力呢? 怎么把这种
设计
抽象为硬件描述语言呢
【
数字
IC
手撕代码】
Verilog
全加器半加器|题目|原理|
设计
|仿真
【
数字
IC
手撕代码】
Verilog
全加器半加器|题目|原理|
设计
|仿真
Verilog实战交流圈
44
社区成员
26
社区内容
发帖
与我相关
我的任务
Verilog实战交流圈
Verilog实战交流平台主要打造一个Verilog语言实战应用交流平台,分享行业资讯,分享面试经验,汇集数字芯片设计行业的兴趣者,欢迎专注FPGA、数字IC设计相关领域的朋友加入社区分享交流。
复制链接
扫一扫
分享
社区描述
Verilog实战交流平台主要打造一个Verilog语言实战应用交流平台,分享行业资讯,分享面试经验,汇集数字芯片设计行业的兴趣者,欢迎专注FPGA、数字IC设计相关领域的朋友加入社区分享交流。
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
在这里,你能结识数字IC行业的道友
在这里,你能看到行业的最新资讯
在这里,你能得到IC公司的面试经验
在这里,你还能分享你的经验,能与同行交流技术...
试试用AI创作助手写篇文章吧
+ 用AI写文章