社区
驱动开发/核心开发
帖子详情
关于PLX9656 C模式下ADS信号成周期时钟信号异常问题
qq_26463049
2016-06-07 08:57:43
我采用PLX9656桥片+FPGA架构开发,9656采用C模式,但是调试时,在FPGA中用SIGNALTAP工具抓ADS信号时,发现ADS信号成为周期性时钟信号,与9656手册中关于C模式时序波形不一致,请各位大侠能给提出宝贵意见。谢谢
...全文
511
1
打赏
收藏
关于PLX9656 C模式下ADS信号成周期时钟信号异常问题
我采用PLX9656桥片+FPGA架构开发,9656采用C模式,但是调试时,在FPGA中用SIGNALTAP工具抓ADS信号时,发现ADS信号成为周期性时钟信号,与9656手册中关于C模式时序波形不一致,请各位大侠能给提出宝贵意见。谢谢
复制链接
扫一扫
分享
转发到动态
举报
写回复
配置赞助广告
用AI写文章
1 条
回复
切换为时间正序
请发表友善的回复…
发表回复
打赏红包
axiom_cao
2017-12-03
打赏
举报
回复
你好,还在吗?我最近也在用9659,遇到一些问题,想请教一下!
PCI9054入门1:硬件引脚定义、时序、FPGA端驱动源码
本组
信号
引脚主要用于PCI9054与Local端的连接,主要
信号
包括LA[31:2]、LD[3 1:0]、LHOLD、LHOLDA、
ADS
#、LCLK、LBE[3:0]#、LW/R#、READY#、WAIT#、BLAST#等。引脚定义CCS#配置寄存器片选。低电平有效时,选中的是PCI...
基于PCI9054的PCI接口板设计
基于PCI9054的PCI接口板设计 作者:谢冲 董鹏举 阅读次数:445 摘要:用PCI接口芯片实现的PCI总线接口板具有
成
本低,通用,设计难度低,开发
周期
短的优点,使用这种设计方法能够减少许多相应的外围器件,可用于...
UCF文件中时序约束的语法
我总结了以下几种常用的语法:1)
周期
约束PERIOD 约束是一个基本时序和综合约束,它附加在
时钟
网线上,时序分析工具根据 PERIOD 约束检查
时钟
域内所有同步元件的时序是否满足要求,它将检查与同步时序约束端口相连接...
PCI9054资料整理
PCI9054是PLX公司生产的PCI总线通用接口芯片,采用先进的PLX数据管道结构技术,提供了两个独立的可编程DMA控制器,每个通达均支持块和分散/集中的DMA方式。本地总线可以编程实现8、16、32位的数...
PCI总线接口芯片9054及其应用
有m、c、j三种
模式
;针对不同的处理器及局总线特性可选,尽量减少中间逻辑;具有可选的串行eeprom接口,本地总线
时钟
可和pci
时钟
异步。pc9054内部有6种可编程的fifo,以实现零等待突发传输及本地总线和
驱动开发/核心开发
21,597
社区成员
21,709
社区内容
发帖
与我相关
我的任务
驱动开发/核心开发
硬件/嵌入开发 驱动开发/核心开发
复制链接
扫一扫
分享
社区描述
硬件/嵌入开发 驱动开发/核心开发
社区管理员
加入社区
获取链接或二维码
近7日
近30日
至今
加载中
查看更多榜单
社区公告
暂无公告
试试用AI创作助手写篇文章吧
+ 用AI写文章