RS6240上电阶段的GPIO默认状态

安然有意 2026-04-24 16:22:12

请问RS6240的GPIO如果下拉100k电阻时,上电过程中的IO状态是高阻输入状态还是固定输出态?如果是固定输出状态,输出高还是低?

...全文
100 1 打赏 收藏 转发到动态 举报
写回复
用AI写文章
1 条回复
切换为时间正序
请发表友善的回复…
发表回复
m0_59606362 04-25 10:24
  • 打赏
  • 举报
回复

1、关于每个IO的上电状态,可以查阅资料包里的《RS6240_硬件设计和PCB Layout_指导手册》里的章节2.3 GPIO复用表,最后一列“func after rst”。
2、其中off代表io disable,即高阻态;no pull代表没有配置上下拉;IN代表输入模式;UP代表配置了上拉,若vddio=3.3V,上拉约为55k欧姆,若vddio=1.8V,上拉约为110k欧姆
3、外部加下拉100K后的状态,请结合具体所选用IO与上述2点综合判断。

171

社区成员

发帖
与我相关
我的任务
社区描述
欢迎来到正和微芯官方社区,这里是毫米波雷达技术爱好者、开发者、技术专家以及行业领袖的聚集地。我们致力于提供一个开放、合作、创新的交流平台,让每一位成员都能在这里找到价值、获得启发、实现成长。
硬件架构射频工程物联网 企业社区 广东省·珠海市
社区管理员
  • Possumic正和微芯官方
  • sblxk008
  • 波谱Sense
加入社区
  • 近7日
  • 近30日
  • 至今
社区公告
暂无公告

试试用AI创作助手写篇文章吧